ក្រុមប្រឹក្សាវាយតម្លៃ EVAL-AD4080ARDZ
“
លក្ខណៈពិសេស៖
- Product Name: EVAL-AD4080ARDZ
- លេខម៉ូដែល: UG-2305
- ADC Resolution: 20-bit
- Sampអត្រាការប្រាក់៖ 40MSPS
- Input Type: Differential SAR ADC
សេចក្តីណែនាំអំពីការប្រើប្រាស់ផលិតផល៖
បរិក្ខារដែលត្រូវការ៖
- កុំព្យូទ័រដំណើរការ Windows 10 ឬខ្ពស់ជាងនេះ។
- EVAL-SDP-CK1Z digital host controller board with USB cable
- Differential precision signal source (e.g., ADMX1001B)
- 7V to 12V DC power source
- Two SMA to SMA cables
ការពិពណ៌នាទូទៅ៖
The EVAL-AD4080ARDZ evaluation board allows for quick evaluation
of the AD4080’s performance and features. It is designed to
showcase the AD4080 features in the ACE software environment. The
board supports features such as SPI data output interface, ADC
configuration via SPI, and selectable sampអត្រាលីង
ដំណើរការរៀបចំ៖
- Connect the EVAL-AD4080ARDZ board to the PC using the
EVAL-SDP-CK1Z board and USB cable. - Connect the precision signal source to the evaluation board
using the SMA cables. - Ensure the power supply is connected to the evaluation
ក្តារ។ - Launch the ACE software to configure the device, capture data,
and evaluate performance.
កំណត់ចំណាំសំខាន់ៗ៖
- Refer to the AD4080 datasheet in conjunction with this user
guide for detailed information. - Follow safety precautions and warnings provided in the user
សៀវភៅដៃ។
សំណួរគេសួរញឹកញាប់៖
Q: Can I use a power supply other than the 12V AC/DC adapter
supplied with the kit?
A: It is recommended to use the provided 12V AC/DC adapter to
ensure proper functioning and performance.
Q: Is the EVAL-AD4080ARDZ board compatible with other digital
host controller boards?
A: The board is optimized for use with the EVAL-SDP-CK1Z digital
host controller board for seamless operation.
“`
User Guide | EVAL-AD4080ARDZ
UG-០៦
Evaluating the AD4080 Fast Precision 20-Bit, 40MSPS, Differential SAR ADC
លក្ខណៈពិសេស
Full featured evaluation board for the AD4080 with power solution
Single differential channel and common-mode input available through board SMA connectors
The Analysis | Control | Evaluation (ACE) Software plugin is available for device configuration, data capture, and performance evaluation
Flexible analog front end (two stages) Out-of-box evaluation experience with the SDP-K1 demonstra-
tion platform (EVAL-SDP-CK1Z) On-board low noise power solution and 3.0V precision reference On-board clock generation circuitry with sampប្រេកង់លីង
selection via ACE software Compatible with Arduino Uno form factor (Rev3 form factor)
ខ្លឹមសារនៃកញ្ចប់វាយតម្លៃ
EVAL-AD4080ARDZ evaluation board 12V AC/DC external wall mount adapter
បរិក្ខារដែលត្រូវការ
PC running Windows 10 operating system or higher EVAL-SDP-CK1Z digital host controller board and supporting
USB cable (referred to in the text that follows as the SDP-K1) Differential precision signal source (the ADMX1001B precision
signal source is preferred) 7V to 12V DC source (12V AC/DC external wall mount adapter
supplied with evaluation kit) Two Subminiature Version A (SMA) to SMA cables to connect a
differential signal source to the evaluation board
ការពិពណ៌នាទូទៅ
The EVAL-AD4080ARDZ evaluation board enables quick and easy evaluation of the performance and features of the AD4080. The EVAL-AD4080ARDZ is designed to demonstrate the performance of the AD4080 features in the ACE software environment. The EVAL-AD4080ARDZ evaluation kit supports the following AD4080 features:
Serial peripheral interface (SPI) complementary metal-oxide semiconductor (CMOS) data output interface (read from first-in first out (FIFO))
Analog-to-digital converter (ADC) configuration via SPI
Internal or external generation of 1.1V regulated supply rails (external by default)
Sampling rate capability 40/20/10MSPS (software selectable in ACE)
The EVAL-AD4080ARDZ evaluation board is designed for use with the system demonstration platform (SDP-K1) board to facilitate communication with the AD4080, enabling ADC configuration and data capture. The SDP-K1 controller board also provides the communication link to the host PC and the ACE software plugin. The primary controller board for the EVAL-AD4080ARDZ evaluation board is the SDP-K1. The EVAL-AD4080ARDZ evaluation board conforms to the Arduino Uno Shield mechanical and electrical standards to interface with the SDP-K1.
The EVAL-AD4080ARDZ evaluation solution includes the AD4080 industrial input and output (IIO) firmware application drivers for device configuration and ADC data capture. It also includes the AD4080 ACE plugin graphical interface (GUI) for performance evaluations.
For full details, see the AD4080 data sheet, which must be used in conjunction with this user guide when using the EVALAD4080ARDZ.
សូមមើលទំព័រចុងក្រោយសម្រាប់ការព្រមាន និងលក្ខខណ្ឌច្បាប់។
វិបស្សនា 0 | 1 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
តារាងមាតិកា
លក្ខណៈពិសេស……………………………………………………។ 1 ខ្លឹមសារនៃកញ្ចប់ក្រុមប្រឹក្សាវាយតម្លៃ………………………….1 ឧបករណ៍ដែលត្រូវការ……………………………………………1 ការពិពណ៌នាទូទៅ……………………………………… ………..១ ក្រុមប្រឹក្សាវាយតម្លៃ រូបថត…………………………..១ ការណែនាំអំពីផ្នែករឹងរបស់ក្រុមប្រឹក្សាវាយតម្លៃ…………………… ៣
Hardware លើសview……………………………………..4 សៀគ្វីបញ្ចូលអាណាឡូក………………………………….. 5 បញ្ចូល Stagអ៊ី (សtage 1)………………………………….. 5 ឌីផេរ៉ង់ស្យែលពេញលេញ Ampអ្នកត្រួតពិនិត្យ Stagអ៊ី (សtage 2)…….. 6 Voltage Reference……………………………………….6 Common-Mode Circuit………………………………… 6 Power Supplies Generation…………………………..7 AD4080 Power Supply………………………………… 7 Amplifier Power Supply……………………………………….. 8 ការបំប្លែង និងការបង្កើតនាឡិកាទិន្នន័យ
សៀគ្វី………………………………………………………………… 8 ចំណុចប្រទាក់ឌីជីថល………………………………………….. 8 ការវាយតម្លៃនីតិវិធីដំឡើងផ្នែករឹង…… ……….. ៨
ប្រវត្តិនៃការពិនិត្យឡើងវិញ
4/2025– ការកែប្រែ 0: កំណែដំបូង
EVAL-AD4080ARDZ
Evaluation Software Installation…………………….. 10 Evaluating the AD4080 with the ACE Software… 11
AD4080 Memory Map…………………………………11 ANALYSIS Tab…………………………………………. 12 Time Domain (Waveform) Plot……………………. 12 Frequency Domain (FFT) Plot……………………..12 Histogram Plot…………………………………………..12 Supported Configurations………………………………14 Analog Front-End……………………………………… 14 Common-Mode CMO Output Buffering………… 15 Voltage Reference……………………………………..15 Power Supply Rails…………………………………… 15 Link Configuration Options…………………………. 15 Analog Front End (AFE) Considerations…………. 17 Input Signal Filtering…………………………………..17 Power vs. Bandwidth vs. Noise…………………… 17 Gain…………………………………………………………17 ADC Driver Stagអ៊ី…………………………………………………… ១៨
analog.com
វិបស្សនា 0 | 2 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
រូបថតក្រុមប្រឹក្សាវាយតម្លៃ
EVAL-AD4080ARDZ
Figure 1. EVAL-AD4080ARDZ Evaluation Board Photograph–Top
Figure 2. EVAL-AD4080ARDZ Evaluation Board Photograph–Bottom
analog.com
វិបស្សនា 0 | 3 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការណែនាំអំពីផ្នែករឹងរបស់ក្រុមប្រឹក្សាវាយតម្លៃ
Hardware ចប់VIEW
A simplified block diagram of the EVAL-AD4080ARDZ hardware is shown in Figure 3. This evaluation board showcases the performance and features of the AD4080, and highlights the recommended companion components.
The EVAL-AD4080ARDZ enables effortless evaluation of the AD4080. All circuitry necessary to operate the AD4080 is included
EVAL-AD4080ARDZ
on the EVAL-AD4080ARDZ. See the Analog Input Circuit section, the Voltage Reference section, the Power Supplies Generation section, the Conversion and Data Clock Generation Circuit section, and the Digital Interface section for detailed specifics on each circuit block shown in Figure 3. For those blocks that can be modified to achieve different configurations, see the Supported Configurations section for additional details on how to implement these changes.
Figure 3. Simplified Block Diagram of the Evaluation Board
Figure 4. EVAL-AD4080ARDZ Evaluation Board Circuitry Locations–Top Side
analog.com
វិបស្សនា 0 | 4 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការណែនាំអំពីផ្នែករឹងរបស់ក្រុមប្រឹក្សាវាយតម្លៃ
EVAL-AD4080ARDZ
Figure 5. EVAL-AD4080ARDZ Evaluation Board Circuitry Locations–Bottom Side
ANALOG INPUT CIRCUIT
The EVAL-AD4080ARDZ includes a two-stage, precision signal conditioning circuit. The design is partitioned in this fashion to allow the greatest flexibility in optimizing signal chain performance for the targeted signal bandwidth for both evaluation and prototyping.
With the default configuration of the evaluation hardware, a differential 6V p-p input signal with the common-mode set to 1.5V results in a full-scale measurement from the ADC. The typical supported input frequency range is DC to 1MHz.
Recommendations regarding signal chain configuration for particular signal bandwidths of interest can be found in the Analog Front End (AFE) Considerations section.
បញ្ចូល STAGអ៊ី (សTAGអ៊ី ១)
ការបញ្ចូល stage consists of a pair of LT6236 operational ampអ្នកបាញ់ទឹក (op amps) (U1 and U2). The LT6236 op amps are selected for their exceptional wideband (90MHz), low noise, favorable distortion performance, and low power consumption. The stage is configured for differential input, differential output, noninverting, unity-gain operation, ensuring that a preceding signal source or sensor is presented with a high impedance. With supply rail values of +5V and -4V, the valid range for the LT6236 inputs (INP and INM) is approximately -2V to +4V, which means that a common-mode voltage of 1.5V (available at VOCM) for the inputs is close to ideal to allow maximum voltage range and minimize distortion.
រូបភាព 6. អេសtage 1 គ្រោងការណ៍សាមញ្ញ
ខាងក្រោមនេះអាចត្រូវបានកំណត់រចនាសម្ព័ន្ធនៅក្នុង stage:
Stage bandwidth No explicit bandwidth limiting (default) Band limiting through RC input filter and/or capacitors across amplifier feedback
Stage gain Unity gain (default) Noninverting gain setting
Stage bypass No bypass (លំនាំដើម) Bypass Stage 1 Bypass Stage 1 រួមជាមួយនឹង Stage 2 ដើម្បីប្រើ a ampកាតឡៅតឿ (AMC) ជំនួសវិញ។
ប្រភេទសញ្ញាបញ្ចូលឌីផេរ៉ង់ស្យែល (លំនាំដើម) Single-ended
analog.com
វិបស្សនា 0 | 5 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការណែនាំអំពីផ្នែករឹងរបស់ក្រុមប្រឹក្សាវាយតម្លៃ
ខុសគ្នាទាំងស្រុង AMPLIFIER STAGអ៊ី (សTAGអ៊ី ២) សtage 2 utilizes an ADA4945-1 (U3) fully differential amplifier កំណត់រចនាសម្ព័ន្ធសម្រាប់ការទទួលបានឯកភាព។
រូបភាព 7. អេសtage 2 គ្រោងការណ៍សាមញ្ញ
ក្លamp ម្ជុល ADA4945-1 (-VCLAMP និង + VCLAMP) are connected to the GND and VREF nodes respectively, which results in a limitation of the range at the output of the fully differential amplifier (FDA) of ~500mV beyond those nodes to protect the ADC from hard overdrive. The common-mode input of the ADA4945-1 is floating by default, meaning that the output common-mode value is internally biased at a voltage ស្មើនឹងចំណុចកណ្តាលរវាងទិន្នផលវ៉ុលtagអ៊ី clamps, that is, 1.5V. With the default configuration, this stage presents a 3dB cutoff frequency of 1.1MHz at the output (measured at FDA_ON and FDA_OP nodes). The following can be configured in this stagអ៊ី៖ សtagអ៊ី ឆ្លងកាត់
គ្មានផ្លូវវាង (លំនាំដើម) Bypass Stage 2 របៀបថាមពល ADA4945-1 របៀបថាមពលពេញ (លំនាំដើម) សម្រេចបានឧបករណ៍អតិបរមា
កម្រិតបញ្ជូន និងការអនុវត្តការបង្ខូចទ្រង់ទ្រាយល្អបំផុត។ របៀបថាមពលទាប កាត់បន្ថយថាមពលនៅតម្លៃនៃការបង្ខូចទ្រង់ទ្រាយ
ប្រសិទ្ធភាពនិងកាត់បន្ថយ amplifier កម្រិតបញ្ជូន។ ជម្មើសជំនួស ampការដំឡើង lifier
ADA4940-1 ADA4932-1 Stage bypass No bypass (default) Bypass along with Stage 1 សម្រាប់ការប្រើប្រាស់ AMC
analog.com
EVAL-AD4080ARDZ
VOLTAGអ៊ី ឯកសារយោង
The AD4080 requires an external 3V voltage ឯកសារយោង។ ដើម្បីសម្រេចបាននូវការអនុវត្តដែលបានបញ្ជាក់ ភាពជាក់លាក់សមរម្យ កម្រិតសំឡេងរំខានទាបtage reference must be used. AD4080 includes internal reference buffers and capacitors that make reference selection easier and eliminates the need for external buffers.
ខាងក្រោមនេះអាចត្រូវបានកំណត់រចនាសម្ព័ន្ធនៅក្នុងសៀគ្វីនេះ:
ការជ្រើសរើសយោង
The LTC6655-3 is the default. The evaluation hardware includes LTC6655-3 (U6) as the primary recommended option, providing exceptional noise performance (0.1Hz to 10Hz noise specification of 0.25ppm p-p), combined with an initial accuracy of 0.025%, and a low temperature drift of 2ppm/°C.
The LT6657-3 (U7) is also mounted and provided as a second option. For that, a small configuration change is needed. R133 should be removed and placed into R66, and the R127 0 link should also be placed.
Alternatively, there is a footprint on the evaluation board for ADR4530B (U8) that can be mounted and provided as a third option for reference. See Table 1 for a comparison of recommended references. Similarly to the previously mentioned configuration, any 0 links from the LTC6655-3 and LT6657-3 should be removed and placed on R131 and R132.
Table 1. 3V Reference Comparison of the LT6657, LTC6655, and ADR4530B
ប៉ារ៉ាម៉ែត្រ
LT6657 LTC6655 ADR4530B
ភាពត្រឹមត្រូវ (%)
0.10
0.025
0.02
មេគុណសីតុណ្ហភាព (ppm/°C) 1.5
2
2
0.1Hz to 10Hz Noise (ppm p-p)
0.5
0.25
0.53
ផ្ទុកអតិបរមា (mA)
±10
±5
±10
បទប្បញ្ញត្តិនៃការផ្ទុក (ppm/mA)
0.7
3
30
Maximum Supply (V)
40
13.2
15
បិទ
បាទ
បាទ
ទេ
ការផ្គត់ផ្គង់បញ្ច្រាសត្រូវបានការពារ
បាទ
ទេ
ទេ
ទិន្នផលបញ្ច្រាសត្រូវបានការពារ
បាទ
ទេ
ទេ
ដែនកំណត់បច្ចុប្បន្ន
បាទ
បាទ
ទេ
ការការពារកំដៅ
បាទ
ទេ
ទេ
របៀបបិទ
បាទ
ទេ
ទេ
Supply Current, IS (mA) TA (°C)
1.2
5
0.7
-40 ទៅ +125 -40 ទៅ +125 -40 ទៅ +125
សៀគ្វីរបៀបសាមញ្ញ
AD4080 រួមបញ្ចូលវ៉ុលរបៀបទូទៅtagលក្ខណៈពិសេសជំនាន់។ របៀបទូទៅ voltage គឺស្មើនឹងយោង voltage (VREF)/2 និងលេខនេះ។tage is provided through the CMO pin of the AD4080. The common-mode voltage generation feature is generally useful for biasing front-end stages, but it is optional to use this feature because the ADA4945-1 can use an internal biasing circuit to set the output common mode to the midpoint of the output clampម្ជុល (-VCLAMP និង + VCLAMP).
ខាងក្រោមនេះអាចត្រូវបានកំណត់រចនាសម្ព័ន្ធនៅក្នុងសៀគ្វីនេះ:
វិបស្សនា 0 | 6 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការណែនាំអំពីផ្នែករឹងរបស់ក្រុមប្រឹក្សាវាយតម្លៃ
FDA common-mode setting Internal (default): The ADA4945-1 sets the output commonmode level to the output clamps midpoint. External: Use the CMO voltage provided by the ADC to set the fully differential ADC driver amplifier (FDA) output common-mode level.
Common-mode signal buffering No buffering (default). Buffering through the ADA4807-2 (A5) amplifier, which is only necessary if an additional load is placed on the AD4080 CMO output. Note that this output has an output impedance of 700; consult the AD4080 data sheet for additional details.
POWER SUPPLIES GENERATION
The EVAL-AD4080ARDZ is designed to operate from a 7V to 12V supply provided by an AC/DC wall adapter. The 7V to 12V power supply is regulated down using a combination of switching regulators and linear dropout (LDO) regulators to generate the necessary power rails for the on-board circuitry.
EVAL-AD4080ARDZ
AD4080 POWER SUPPLY
The AD4080 requires the following three major power supplies:
VDD33: 3.3V analog supply rail. VDD11: 1.1V ADC core supply. IOVDD: 1.1V digital interface supply.
The AD4080 includes integrated power supply decoupling; therefore, no external power supply decoupling is included on-board for the AD4080 power supply rails.
ខាងក្រោមនេះអាចត្រូវបានកំណត់រចនាសម្ព័ន្ធនៅក្នុងសៀគ្វីនេះ:
1.1V rails (VDD11 and IOVDD) source On-board generated rails (default): The rails are taken in from the MAX38912 regulators (U18 and U19), as shown in Figure 8. Internal AD4080 LDO regulator: An LDO internal to the AD4080 can be enabled and used to power both 1.1V rails. Refer to the AD4080 data sheet for more details pertaining to the power supply rails and requirements. Off-board external supply.
3.3V rail source On-board generated rail (default): The rail is supplied by an ADP150 LDO regulator (U16), as shown in Figure 8. Off-board external supply.
រូបភាពទី 8. គ្រោងការណ៍សាមញ្ញនៃសៀគ្វីថាមពល
analog.com
វិបស្សនា 0 | 7 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការណែនាំអំពីផ្នែករឹងរបស់ក្រុមប្រឹក្សាវាយតម្លៃ
AMPការផ្គត់ផ្គង់ថាមពល LIFIER
The signal conditioning circuitry of the EVAL-AD4080ARDZ is designed to operate from +5V and -4V rails. The positive and negative rails of the U1 and U2 amplifiers are supplied from the +5 V VDD_AFE rail and the -4V VSS_AFE rail.
ផ្លូវរថភ្លើងវិជ្ជមាននិងអវិជ្ជមាននៃឌីផេរ៉ង់ស្យែលពេញលេញ U3 amplifier are supplied from the +5V VDD_AFR rail and -4V VSS_AFE rail. The common-mode buffer A5 amplifier is configured for a unipolar power supply; the positive supply rail of A5 is provided from the +5V 5V_SUPP rail, and the negative supply rail is connected to ground.
ការបំប្លែង និងទិន្នន័យនៃសៀគ្វីបង្កើតនាឡិកា
The EVAL-AD4080ARDZ contains the necessary circuits to generate low jitter conversion (CNV+) clocks across the full operating range of the AD4080. This low jitter circuitry allows processing with fidelity full-scale input signals up to 1MHz.
The circuit consists of a 40MHz (Y1), 20MHz (Y2), and 10 MHz (Y3) CMOS reference oscillators, shown in Figure 9. That signal is fed directly to the CNV+ pin of the AD4080. Software sets the enable signal to select the conversion frequency by enabling the particular oscillator. In practice, to change the sample អត្រាអ្នកប្រើប្រាស់ផ្លាស់ប្តូរ Sampវាលប្រេកង់ (MHz) នៅក្នុងកម្រិតក្រុមប្រឹក្សាភិបាល view of the ACE Software, as is detailed in Figure 13. The AD4080 can be evaluated by selecting a conversion frequency of 40MHz.
EVAL-AD4080ARDZ
ចំណុចប្រទាក់ឌីជីថល
The EVAL-AD4080ARDZ utilizes the V3 Arduino connector (P4, P4, P6, and P7) from the SDP-K1 controller board to support ADC device configuration via the 4-wire SPI, conversion result access using the SPI data interface, and conversion control in SPI data interface mode. The SDP-K1 board acts as the medium for communication between the ACE Software plug-in and the EVAL-AD4080ARDZ hardware.
The AD4080 operates with a 1.1V digital interface supply voltage. To translate between this 1.1V level and the digital interface voltage level of the SDP-K1 (3.3V), SN74AUP1T34QDCKRQ1 unidirectional voltage level translators (U23, U24, U25, U26, U27, U28, U29, U30, and U31), and SN74AVC1T45DCKR bidirectional level translators (U32, U33, U34, and U35) are used on the EVALAD4080ARDZ hardware.
Figure 9. Simplified Diagram of the Clock Circuitry analog.com
វិបស្សនា 0 | 8 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការវាយតម្លៃដំណើរការដំឡើងផ្នែករឹង
The following procedure must be observed to prepare the hardware for evaluation:
1. Ensure jumper P14 on the SDP-K1 board is set for VIO_ADJUST of 3.3V.
2. Connect the EVAL-AD4080ARDZ board to the SDP-K1 board as shown in Figure 10.
3. Connect the 12V DC power supply included in the evaluation kit, from the wall adapter to the SDP-K1 board barrel jack (P15). The green (DS1), blue (DS2), and blue (DS3) light-emitting diodes (LEDs) should light up upon connecting the DC voltage.
4. Connect the USB cable from the PC to the SDP-K1 board P2 USB-C connector. The orange DS1 connected light-emitting diode (LED) should light up on the SDP-K1 board upon this action.
5. Ensure that the EVAL-AD4080ARDZ configuration jumpers (JP1 to JP6) are set as shown in Figure 10, as follows: JP1, JP3, JP6: on; JP2, JP4, JP5: off.
EVAL-AD4080ARDZ
Figure 10. EVAL-AD4080ARDZ Jumpers JP1 to JP6 Setup
6. Ensure the switch (S1) Position 1 to Position 4 are all OFF. 7. The hardware is now ready to be used through the ACE
កម្មវិធី។
analog.com
វិបស្សនា 0 | 9 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការដំឡើងកម្មវិធីវាយតម្លៃ
The ACE Software is a desktop software application that allows the evaluation and control of multiple evaluation systems from across the Analog Devices, Inc., product portfolio. The EVALAD4080ARDZ hardware is controlled and configured through the ACE Software with the required software plug-in that can be installed from within the ACE application.
សូមអនុវត្តតាមជំហានទាំងនេះ ដើម្បីដំឡើងកម្មវិធី ACE៖
1. ទាញយកកញ្ចប់កម្មវិធី ACE ពីកម្មវិធី ACE web ទំព័រនៅលើឧបករណ៍អាណាឡូក webគេហទំព័រ។
2. Click ‘Download ACE Installer’ to download the installer file. 3. ដំណើរការកម្មវិធីដំឡើង ហើយធ្វើតាមការណែនាំដើម្បីបំពេញ
ដំណើរការដំឡើងកម្មវិធី។
After ACE is successfully installed, the EVAL-AD4080ARDZ plug-in can be installed as follows:
1. ដំណើរការកម្មវិធី ACE ហើយចុចលើ Plug-in Manager ក្នុងរបារចំហៀង ACE បន្ទាប់មកជ្រើសរើស Available Packages។
2. From the list of plug-ins available, select the ‘Board.AD4080’ (note that you can use the Search field to help filter the list of boards to find the relevant one), then click Install selected.
EVAL-AD4080ARDZ
analog.com
វិបស្សនា 0 | 10 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
EVAL-AD4080ARDZ
ការវាយតម្លៃ AD4080 ជាមួយនឹងកម្មវិធី ACE
After the hardware setup is complete as per the Evaluation Hardware Setup Procedure section and the software is installed as specified in the Evaluation Software Installation section, the ACE software can be run for evaluation.
When ACE opens, the EVAL-AD4080ARDZ is automatically detected and displayed in the Attached Hardware panel, as highlighted in yellow in Figure 11.
Double-clicking on the AD4080 from the block diagram now opens an AD4080 tab. This tab displays an INITIAL CONFIGURATION panel, a block diagram of the AD4080 chip, and two buttons in the lower-right corner (Proceed to Memory Map and Proceed to Analysis), which are highlighted in yellow in Figure 14.
Figure 11. Auto-Detection of the Evaluation Board in the ACE Start Tab
When prompted with ACE – Tinyiiod Firmware Required pop up window, as shown below, Click OK. This will program the SDP-K1 board with the required firmware for the plug-in in ACE.
រូបភាពទី 14. ផ្ទាំង AD4080 នៅក្នុងកម្មវិធី ACE
The tabs that are accessed through these two buttons provide the means to evaluate the AD4080 chip. See the AD4080 Memory Map section and the ANALYSIS Tab section for additional details. The sampling frequency can be configured within this window because it can control the required configuration of the supporting clocking components, as well as controlling the synchronization of the EVAL-AD4080ARDZ data with the SDP-K1 board. As a default, the Sampling Frequency (MHz) field is configured for 40MHz. Maximum sample size can be set to 16384 and the minimum sample size is 1.
ផែនទីចងចាំ AD4080
Click ‘Proceed to Memory Map’ within the AD4080 tab to open the AD4080 Memory Map tab, shown in Figure 15.
Figure 12. ACE – Tinyiiod Firmware Required Message
Double-click on the EVAL-AD4080ARDZ icon, and a new tab, EVAL-AD4080ARDZ, opens displaying a block diagram of the EVAL-AD4080ARDZ as shown in Figure 13.
Figure 13. EVAL-AD4080ARDZ Tab Open in the ACE Software
នេះផ្តល់នូវកម្រិតក្រុមប្រឹក្សាភិបាល view of the EVAL-AD4080ARDZ.
analog.com
រូបភាពទី 15. ផ្ទាំង Memory Map AD4080 នៅក្នុងកម្មវិធី ACE
This tab displays the registers from the AD4080 and can be used to read and write (if applicable) their content. For normal operation of the evaluation kit, no modifications are required to the ADC registers.
វិបស្សនា 0 | 11 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
EVALUATING THE AD4080 WITH THE ACE SOFTWARE ANALYSIS TAB Click ‘Proceed to Analysis’ within the AD4080 tab to open the ANALYSIS tab. This tab is used for capturing data through the evaluation board and analyzing the obtained data.
EVAL-AD4080ARDZ
Figure 16. Analysis Tab in the ACE Software
The ANALYSIS tab contains three collapsible panels (CAPTURE, ANALYSIS, and RESULTS) and a data plot area to the right. Collapsing any of the three panels is done by clicking on the arrow located to the right of the panel name, which is useful to leave more space for the data plot area when needed.
បន្ទះ CAPTURE អនុញ្ញាតឱ្យកំណត់ចំនួន samples ដែលត្រូវចាប់យកក្នុងមួយសំណុំទិន្នន័យ បង្កឱ្យមានការទទួលបានសំណុំទិន្នន័យតែមួយ និងចាប់ផ្តើម ឬបញ្ឈប់ការទទួលបានជាបន្តបន្ទាប់នៃសំណុំទិន្នន័យ។
បន្ទះ ANALYSIS បង្ហាញជម្រើសដែលទាក់ទងនឹងការវិភាគដែនប្រេកង់។
The RESULTS panel provides metrics for the current dataset being displayed in the plot area. Different metrics are provided depending on the kind of plot that is selected (see the Time Domain (Waveform) Plot section, Frequency Domain (FFT) Plot section, and Histogram Plot section for additional details). This panel also allows navigating between the datasets acquired during the session and facilitates importing and exporting datasets in the internal format used by the ACE Software.
The user has the option to display the acquired datasets as a time domain waveform (default option), a frequency domain plot through a fast Fourier transform (FFT), or as a histogram, which is selected by clicking on any of the three corresponding buttons located to the left of the CAPTURE panel (see Figure 16).
TIME DOMAIN (WAVEFORM) ផែនការ
សំណុំទិន្នន័យសកម្មអាចត្រូវបានបង្ហាញជាទម្រង់រលកដែនពេលវេលាដោយចុចលើផ្ទៃ Waveform ដែលបន្លិចជាពណ៌លឿងក្នុងរូបភាពទី 17 ដែលជាលំនាំដើម view. ចំណាំពីរបៀបដែលបន្ទះចាប់យក និងការវិភាគត្រូវបានបង្រួមសម្រាប់ការបង្ហាញដែលប្រសើរឡើងនៃគ្រោង។
When the dataset is plotted as a time domain waveform, the RESULTS panel displays metrics relevant to time domain analysis: minimum, maximum, average, RMS, and so on.
រូបភាពទី 17. សំណុំទិន្នន័យដែលបានគ្រោងទុកជា Time Domain Waveform
FREQUENCY DOMAIN (FFT) PLOT The active dataset can be displayed as a frequency domain plot by clicking on the FFT area highlighted in yellow in Figure 18. The plot then displays the FFT of the active dataset. In this case, the Log Scale is selected for the Frequency (MHz) axis above the graph. When the dataset is plotted as a frequency domain plot, the RESULTS panel displays metrics relevant to frequency domain analysis: signal-to-noise ratio (SNR), dynamic range (DR), signalto-noise and distortion ratio (SINAD), noise, and total harmonic distortion (THD).
រូបភាពទី 18. សំណុំទិន្នន័យដែលបានគ្រោងទុកនៅក្នុងដែនប្រេកង់
HISTOGRAM PLOT សំណុំទិន្នន័យសកម្មអាចត្រូវបានបង្ហាញជាអ៊ីស្តូក្រាមដោយចុចលើផ្ទៃអ៊ីស្តូក្រាមដែលបន្លិចជាពណ៌លឿងក្នុងរូបភាពទី 19។ នៅក្នុងនេះ view, the vertical axis represents occurrences (bin hits) and the horizontal axis can be set to display either code or volt amplitude bins. When the dataset is plotted as a histogram, the RESULTS panel displays metrics relevant to histogram analysis, such as minimum code, maximum code, RMS, and so forth.
analog.com
វិបស្សនា 0 | 12 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការវាយតម្លៃ AD4080 ជាមួយនឹងកម្មវិធី ACE
EVAL-AD4080ARDZ
រូបភាពទី 19. សំណុំទិន្នន័យដែលបានគ្រោងទុកជាអ៊ីស្តូក្រាម
analog.com
វិបស្សនា 0 | 13 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការកំណត់រចនាសម្ព័ន្ធដែលបានគាំទ្រ
The following sections describe the hardware and software configurations that the EVAL-AD4080ARDZ supports.
អាណាឡូកខាងមុខ
Stage 1 ផ្លូវវាង
Optionally, Stage 1 can be bypassed to allow direct drive of the second stage (FDA) ពីឧបករណ៍ភ្ជាប់ SMA ។
ដើម្បីឆ្លងកាត់ Stage 1 ធ្វើដូចខាងក្រោមៈ
Remove R3, R4, R9, and R10 to disconnect the Stagអ៊ី 1 ampអ្នកបាញ់ទឹកមកពី សtage ការបញ្ចូលនិងទិន្នផល។
Populate R5 and R6 with 0 resistors to create the bypass path. Close Switch 1 and Switch 2 from the Switch Array S1 (see Table 2), to power down the now unused U1 and U2 ampអ្នករស់រានមានជីវិត
Stage 1 ទទួលបាន
Stagអ៊ី 1 amplifiers ត្រូវបានរៀបចំសម្រាប់ការទទួលបានឯកភាពតាមលំនាំដើម; ទោះយ៉ាងណាក៏ដោយ ការទទួលបាននេះអាចត្រូវបានផ្លាស់ប្តូរទៅជាការកំណត់រចនាសម្ព័ន្ធការទទួលបានដែលមិនបញ្ច្រាស់។
To set the desired gain, choose a feedback resistance (RFB) to gain resistance (RG) ratio according to the following equation:
ទទួលបាន
=
1
+
RFB RG
(១៦១៦)
ការផ្លាស់ប្តូរចាំបាច់មានដូចខាងក្រោម៖
Change the R35 and R36 feedback resistors for a value of RFB. See the LT6236 data sheet for more information on allowed values for RFB.
Populate R7 and R8 with a value of RG. See the LT6236 data sheet for more information on allowed values for RG.
Stage 1 ការត្រង
ឌីផេរ៉ង់ស្យែល លំដាប់ទីមួយ តម្រង RC អាចត្រូវបានអនុវត្តនៅការបញ្ចូលរបស់ Stage 1 to limit bandwidth and reduce noise.
To obtain the desired 3dB cutoff frequency, set values for the frequency capacitance (CF) and frequency resistance (RF) per the following equation:
f3dB
=
1 RFCF
(១៦១៦)
The following changes are necessary:
ផ្លាស់ប្តូរ R3 និង R4 ទៅជាតម្លៃ RF ។ បញ្ចូល C67 និង C79 ជាមួយនឹងតម្លៃ CF ។
In addition to (or instead of) the RC filter, the C7 and C8 capacitors across the feedback networks can be populated for further filtering.
EVAL-AD4080ARDZ
Stage 1 Alternative Input Signal Sources
ប្រភពសញ្ញាឌីផេរ៉ង់ស្យែល
In the default board configuration, the signal chain input (Stage 1) is designed to be driven by a fully differential signal source with 0V common mode applied at the SMA inputs (INP and INM). Because the default total gain of the signal chain is 1, an amplitude of 6V p-p in the differential signal results in a full-scale measurement at the ADC (-3V to +3V).
Note that the common-mode input requirement for the AD4080 (1.5V ± 50mV) does not apply to the signal at the input of the board because the ADA4945-1 driving the ADC sets its output common mode independently of the common mode at the input.
ប្រភពបញ្ចូលចុងតែមួយ
A single-ended (ground-referenced) AC signal can be fed to one of the EVAL-AD4080ARDZ inputs (for example, INP) ខណៈពេលដែលការបញ្ចូលផ្សេងទៀតត្រូវបានមូលដ្ឋាន។ ក amplitude of 6V p-p results in a full-scale measurement at the ADC (-3V to +3V).
When a single-ended signal source is applied at IN_P, the U1 amplifier that buffers the other input (IN_N) can be optionally disabled and bypassed. The necessary changes to do this are as follows:
ដោះ R3 និង R9 ដើម្បីផ្តាច់ amplifier បញ្ចូលនិងទិន្នផលពីសៀគ្វី។
Populate R5 with a 0 resistor to enable the bypass path. Close Switch 1 (on position) from Switch Array S1 (see Table
2) to power down the now unused U1 amplifier. Note: the U2 amplifier is used, so Switch Position 2 of the switch should be off.
Stage 2 ជម្មើសជំនួស Ampអ្នករស់រានមានជីវិត
តាមលំនាំដើម Stage 2 បង្កើតការបង្ខូចទ្រង់ទ្រាយទាប ADA4945-1 ឌីផេរ៉ង់ស្យែលពេញលេញ amplifier ។ ចំណាំថាវាអាចប្រើជម្រើសជំនួសបាន។ ampអ្នកបាញ់ទឹក; ទោះយ៉ាងណាក៏ដោយទាំងនេះ amplifiers are not included on the EVALAD4080ARDZ.
ADA4940-1 អាចត្រូវបានប្រើដើម្បីសម្រេចបាននូវការប្រើប្រាស់ថាមពលទាបបំផុតនៅក្នុង s នេះ។tagអ៊ី នៅពេលប្រើ ADA4940-1 ដំណើរការសំលេងរំខាន និងការបង្ខូចទ្រង់ទ្រាយត្រូវបានគេរំពឹងថានឹងថយចុះទាក់ទងទៅនឹង ADA4945-1។
The ADA4932-1 can be used for applications where distortion performance is critical or applications where distortion performance is required up to 10MHz. However, the improved distortion performance comes at the expense of higher power consumption.
ទាំង ADA4940-1 និង ADA4932-1 គឺត្រូវគ្នាជាមួយ ADA4945-1 ទោះបីជាការតភ្ជាប់ pin មួយចំនួនត្រូវតែផ្លាស់ប្តូរក៏ដោយ។ ការផ្លាស់ប្តូរចាំបាច់ដើម្បីប្រើជម្រើសមួយ។ amplifier មានដូចខាងក្រោម:
Remove ADA4945-1 from the U3 footprint. Populate U3 with the ADA4940-1 or ADA4932-1.
analog.com
វិបស្សនា 0 | 14 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការកំណត់រចនាសម្ព័ន្ធដែលបានគាំទ្រ
For the RJ3, RJ5, RJ6 solder links, remove the default linkage (Pad 2 to Pad 3 OR COM to B) and link Pad 1 to Pad 2 instead OR COM to A. For RJ4 remove the default linkage (Pad 2 to Pad 1 OR COM to A) and link Pad 3 to Pad 2 instead OR COM to B. (Refer to the EVAL-AD4080ARDZ schematic on the evaluation kit web page to see the position of the solder links.
ការផ្អាកដំណើរការ CMO ចេញក្រៅទម្រង់ទូទៅ
តាមលំនាំដើម voltage output ពី ADC (CMO pin) គឺមិនជាប់គាំង និងមិនភ្ជាប់ទៅ pin VOCM នៃ ADA4945-1 ទេ។ ដើម្បីធ្វើការតភ្ជាប់នោះ ការកែប្រែផ្នែករឹងខាងក្រោមត្រូវបានទាមទារ៖
បញ្ចូល R30 ជាមួយ 0 resistor ។
ដើម្បីបណ្ដោះអាសន្នលទ្ធផល CMO នៃ AD4080 ដោយប្រើ ADA4807-2 amplifier ការកែប្រែផ្នែករឹងខាងក្រោមត្រូវបានទាមទារ៖
For the RJ8 and RJ9 solder links, remove the default linkage (Pad 1 to Pad 2) and link Pad 2 to Pad 3 instead.
យក R86 ចេញ។
VOLTAGអ៊ី ឯកសារយោង
វ៉ុលទីពីរtage សេចក្តីយោង
ឯកសារយោងលំនាំដើមគឺ LTC6655-3 (U6) ។ ដើម្បីជំនួសមកវិញនូវឯកសារយោងបន្ទាប់បន្សំ LT6657-3 (U7) សូមធ្វើដូចខាងក្រោម៖
ដោះរេស៊ីស្តង់ R133 ដើម្បីផ្តាច់ទិន្នផល U6 ចេញពីផ្លូវយោង។
Populate R127 and R66 with a 0 resistor to connect U7 to the reference path.
There is an alternative third reference that could be used on the evaluation board. There is a footprint for ADR4530B, and this device could be soldered to the board as a third option. To do so, complete the following procedure:
1. Remove the R133 resistor to disconnect the U6 output from the reference path.
2. Remove R127 and R66 to disconnect the U7 output from the reference path.
3. Populate R131 and R132 with a 0 resistor to connect U8 to the reference path.
តារាង 2 ។ Amplifier Power Mode និងមុខងារ Power Down Switch Array (S1)
ប្តូរ
មុខងារ
S1-1
Stagអ៊ី 1 amplifier U1, enable or disable
S1-2
Stagអ៊ី 1 amplifier U2, enable or disable
S1-3
ន/ក
S1-4
ន/ក
EVAL-AD4080ARDZ
4. Solder the ADR4530B to the U8 footprint.
ផ្លូវដែកផ្គត់ផ្គង់ថាមពល
Internal AD4080 LDO Regulators for the 1.1V Rails
By default, the two 1.1V supply rails (VDD11 and IOVDD) required by the AD4080 are supplied by on-board LDO regulators (U18 and U19). The rails can be alternatively powered by two on-chip LDO regulators internal to the AD4080; however, this requires disconnecting the externally generated supplies from VDD11 and IOVDD and connecting a voltage source in the 1.5V to 2.75V range at the VDDLDO pin. The presence of this external voltage at the VDDLDO pin automatically triggers the startup of the internal regulators. A 2V, LDO regulator- (U17)generated rail on the EVAL-AD4080ARDZ is prepared for this function.
ដូច្នេះ ដើម្បីបើកការប្រើប្រាស់និយតករ LDO នៅលើបន្ទះឈីប សូមធ្វើដូចខាងក្រោម៖
Remove the JP1, JP3, and JP6 jumpers to disconnect the AD4080 1.1V supply inputs from the on-board generated rails.
Place a jumper across JP2, JP4, and JP5 to connect the 2V rail to the VDDLDO pin.
ការដាក់ថាមពលក្រៅបន្ទះនៃផ្លូវដែកបុគ្គល
Any or all of the on-board power rails shown in the Power Supplies Generation section can be externally supplied to the evaluation hardware, which can be useful for evaluating the AD4080 with different power solutions or for measuring the supply currents with benchtop equipment. When providing power to power rails individually from an alternative source, the user must ensure that the source used can provide sufficient voltage និងចរន្តដើម្បីផ្គត់ផ្គង់ផ្លូវដែកឱ្យបានត្រឹមត្រូវ។ ការខកខានក្នុងការធ្វើដូច្នេះអាចបណ្តាលឱ្យខូចខាតដល់សមាសធាតុនៅលើយន្តហោះ។
តំណភ្ជាប់ជម្រើសនៃការកំណត់រចនាសម្ព័ន្ធ
The EVAL-AD4080ARDZ contains multiple solder links, jumpers, and a switch array to enable various configurations on the evaluation hardware. Table 2 through Table 7 summarize the functions and default settings of these components.
S1 Closed (On) U1 disabled U2 disabled n/a n/a
analog.com
វិបស្សនា 0 | 15 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការកំណត់រចនាសម្ព័ន្ធដែលបានគាំទ្រ
EVAL-AD4080ARDZ
តារាងទី 3. ការកំណត់តំណភ្ជាប់ solder: អាណាឡូកផ្នែកខាងមុខ
លំនាំដើម
បន្ទះភ្ជាប់
មុខងារ
មតិយោបល់
RJ3
Pad 2 to Selects the signal connected to Pin 16 (digital ground, DGND) of the FDA (ADA4945-1, Change the connection to Pad 1 to Pad 2 of RJ3 to connect
បន្ទះ 3
U3). This pin is the ground reference for the disable signal. By default, RJ3 is bridging Pin 16 to VSS_DRV. Apply this change when swapping the
Pad 2 to Pad 3; therefore, Pin 16 of U3 is connected to the AGND of the hardware. ADA4945-1 for ADA4932-1.
RJ4
បន្ទះ 1 ដើម្បីជ្រើសរើសសញ្ញាដែលភ្ជាប់ទៅ Pin 5 (ការជ្រើសរើសរបៀបថាមពល MODE) នៃ FDA
Change the connection to Pad 2 to Pad 3 to connect
បន្ទះ 2
(ADA4945-1, U3).By default, RJ4 is bridging Pad 1 to Pad 2 selecting high power
Pin 5 to VSS_DRV. Apply this change when swapping
mode of the ADA4945-1. Therefore FDA mode is connected to VDD_DRV pin by default.
ADA4945-1 សម្រាប់ ADA4932-1 ។
RJ5
Pad 2 to Selects the signal connected to Pin 13 (-VCLAMP) of the FDA. For the ADA4945-1 Change to Pad 1 to Pad2 to connect Pin 13 to
បន្ទះ 3
(U3), Pin 13 is used to select the negative clamp វ៉ុលtage. By default, RJ5 is bridging VSS_DRV. Apply this change when swapping ADA4945-1
Pad 2 to Pad 3; therefore, Pin 13 of U3 is connected to AGND.
សម្រាប់ ADA4932-1 ។
RJ6
Pad 2 to Selects the signal connected to Pin 8 (+VCLAMP) of the FDA. For the ADA4945-1
Change to Pad 1 to Pad 2 to connect Pin 8 to
បន្ទះ 3
(U3), Pin 8 selects the positive clamp វ៉ុលtage. By default, RJ6 bridges Pin 2 to Pin 3; VDD_DRV. Apply this change when swapping ADA4945-1
therefore, Pin 13 of U3 is connected to REF_F.
សម្រាប់ ADA4932-1 ។
Table 4. Solder Link Settings: External Reference Selection
តំណភ្ជាប់
លំនាំដើម
មុខងារ
RJ7
០១៤៨៦០៧៤-០០៤
Selection of the on board voltage reference (LTC6655, LT6657, or ADR4530B) for the external voltage reference output signal, VREF vs. the external voltage reference through the SMA EXTREF socket. Note: the SMA is not soldered by default on the board.
មតិយោបល់
Change RK7 link from Position 1/Position 2 to Position 2/Position 3 to enable the external reference path.
តារាងទី 5. ការកំណត់តំណភ្ជាប់របស់ solder: សតិបណ្ដោះអាសន្នរបៀបទូទៅ
មុខងារលំនាំដើមតំណ
RJ8 and 1-2 RJ9
Selection path for the AD4080 common-mode output signal between the buffered and unbuffered options. By default, the unbuffered path is selected.
មតិយោបល់
Change both RJ8 and RJ9 links from Position 1/Position 2 to Position 2/Position 3 to select the buffered path. Remove R86 for buffered option.
តារាង 6. ការកំណត់តំណភ្ជាប់ Solder: ចំណុចប្រទាក់ឌីជីថល
មុខងារលំនាំដើមតំណ
RJ12, 2-3 RJ13, and RJ14
For the SPI level translators (U33, U34, and U35), select the direction of the translator. Connecting the DIR pin of the translator high selects direction A to B, connecting the DIR pin of the translator low selects direction B to A. RJ12 (GPIO1) default configuration is A to B.
មតិយោបល់
កុំផ្លាស់ប្តូរការតភ្ជាប់នៅក្នុងតំណភ្ជាប់ solder ទាំងនេះ។
Table 7. Jumper Settings: Internal LDOs and Enable Signals Control
អ្នកលោត
លំនាំដើម
មុខងារ
មតិយោបល់
JP2, JP4, and JP5
JP1, JP3, and JP6
ផ្ដាច់បានភ្ជាប់
Select whether the 2V on-board supply rail is connected to the AD4080 internal Insert jumpers to supply the internal LDO regulators. LDO regulators supply pin or not.
Select whether the 1.1V supply rails are supplied by the on-board LDO regulators (U18 and U19) or the internal LDO regulators s from the AD4080.
Remove jumpers to stop using the on-board LDO regulators and use the internal LDO regulators instead.
analog.com
វិបស្សនា 0 | 16 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
ការពិចារណាអំពីអាណាឡូកខាងមុខ (AFE)
The AFE of the EVAL-AD4080ARDZ can be modified to suit the needs of specific applications. Applying changes to the AFE usually involves trade-offs, and designing the right AFE for an application requires careful consideration. The following sections discuss some of the items that must be taken into consideration when designing or modifying the AFE for this hardware evaluation platform.
បញ្ចូលការច្រោះសញ្ញា
Limiting the bandwidth at the input of the signal chain to the region where the signal of interest lies helps reduce excess noise. This reduction of noise can be achieved by the provided mechanisms in the form of the RC filter at the board input, the addition of the do-not-install (DNI) capacitors in the amplifier feedback ការលៃតម្រូវកម្រិតបញ្ជូនបណ្តាញនៅក្នុង Stage 1 ឬការកើនឡើងនៃតម្លៃ capacitance សម្រាប់ capacitors ដែលមានស្រាប់នៅក្នុងរង្វិលជុំមតិត្រឡប់របស់ FDA ។ ចំណាំថាតម្លៃនៃតម្រង resistors អាចមានឥទ្ធិពលលើ SNR ទាំងមូល។
The internal digital filters available inside the AD4080 are a useful feature when considering the filtering in the signal chain as a whole. The user can programmatically set a low-pass filter, choosing a simple Sinc1 filter or a higher order Sinc5 with a sharp roll-off to complement the AFE filter or to help relax its design requirements.
EVAL-AD4080ARDZ
POWER VS. BANDWIDTH VS. NOISE
ការជ្រើសរើសសំលេងរំខានទាបបំផុត ការបង្ខូចទ្រង់ទ្រាយទាបបំផុត ភាពជាក់លាក់ខ្ពស់បំផុត កម្រិតបញ្ជូនកាន់តែទូលំទូលាយ amplifiers may require more power to be consumed in the AFE to reach the required target performance. Therefore, power-constrained applications must carefully consider the choice of each ampកាន់តែចាស់។
ទទួលបាន
Care must be taken in the signal chain to consider where it is optimum to place gain to maximize the SNR. For exampដូច្នេះ វាអាចជាការប្រសើរក្នុងការបន្ថែមការកើនឡើងសញ្ញាដែលត្រូវការនៅក្នុងសំលេងរំខានទាបមុន។ ampជីវិតtage ជាជាងនៅក្នុង FDA ដែលត្រូវបានផ្តល់ភារកិច្ចក្នុងការបើកបរ AD4080 ពីព្រោះការបង្កើនសំលេងរំខានរបស់ FDA អាចមានផលប៉ះពាល់ធំជាងនៅលើខ្សែសង្វាក់សញ្ញា SNR ជាងការកើនឡើងដែលបានកំណត់ដោយសំលេងរំខានទាបមុន។tage.
កម្មវិធីបញ្ជា ADC STAGE
សូមមើលផ្នែក Easy Drive Analog Inputs នៅក្នុងតារាងទិន្នន័យ AD4080 សម្រាប់ព័ត៌មានលម្អិតអំពីប្រធានបទនេះ។
analog.com
វិបស្សនា 0 | 17 នៃ 18
ការណែនាំអ្នកប្រើប្រាស់
កំណត់ចំណាំ
EVAL-AD4080ARDZ
ការប្រុងប្រយ័ត្ន ESD ESD (ការឆក់អគ្គិសនី) ឧបករណ៍រសើប។ ឧបករណ៍សាកថ្ម និងបន្ទះសៀគ្វីអាចបញ្ចេញដោយមិនចាំបាច់រកឃើញ។ ទោះបីជាផលិតផលនេះមានលក្ខណៈពិសេសសៀគ្វីការពារដែលមានប៉ាតង់ ឬមានកម្មសិទ្ធិក៏ដោយ ការខូចខាតអាចកើតឡើងលើឧបករណ៍ដែលទទួលរងនូវ ESD ថាមពលខ្ពស់។ ដូច្នេះ ការប្រុងប្រយ័ត្ន ESD ត្រឹមត្រូវគួរតែត្រូវបានអនុវត្ត ដើម្បីជៀសវាងការថយចុះនៃការអនុវត្ត ឬការបាត់បង់
មុខងារ។
ល័ក្ខខ័ណ្ឌច្បាប់ ដោយប្រើក្រុមប្រឹក្សាវាយតម្លៃដែលបានពិភាក្សានៅទីនេះ (រួមជាមួយនឹងឧបករណ៍ ឯកសារសមាសធាតុ ឬសម្ភារៈជំនួយ "ក្រុមប្រឹក្សាវាយតម្លៃ") អ្នកយល់ព្រមនឹងចងតាមលក្ខខណ្ឌដែលបានកំណត់ខាងក្រោម ("កិច្ចព្រមព្រៀង") លុះត្រាតែ អ្នកបានទិញក្រុមប្រឹក្សាវាយតម្លៃ ក្នុងករណីនេះ លក្ខខណ្ឌស្តង់ដារនៃឧបករណ៍អាណាឡូក និងលក្ខខណ្ឌនៃការលក់ត្រូវគ្រប់គ្រង។ កុំប្រើក្រុមប្រឹក្សាវាយតម្លៃរហូតដល់អ្នកបានអាន និងយល់ព្រមលើកិច្ចព្រមព្រៀង។ ការប្រើប្រាស់ក្រុមប្រឹក្សាវាយតម្លៃរបស់អ្នកនឹងបញ្ជាក់ពីការទទួលយកកិច្ចព្រមព្រៀងរបស់អ្នក។ កិច្ចព្រមព្រៀងនេះធ្វើឡើងដោយ និងរវាងអ្នក ("អតិថិជន") និងឧបករណ៍អាណាឡូក, Inc. (“ADI”) ដោយមានទីតាំងអាជីវកម្មចម្បងរបស់ខ្លួន អាស្រ័យតាមលក្ខខណ្ឌនៃកិច្ចព្រមព្រៀង ADI ផ្តល់សិទ្ធិដល់អតិថិជននូវអាជ្ញាប័ណ្ណឥតគិតថ្លៃ មានកំណត់ ផ្ទាល់ខ្លួន បណ្តោះអាសន្ន មិនមែនផ្តាច់មុខ មិនអាចទទួលបន្ត និងមិនអាចផ្ទេរបានទៅ ប្រើក្រុមប្រឹក្សាវាយតម្លៃសម្រាប់គោលបំណងវាយតម្លៃតែប៉ុណ្ណោះ។ អតិថិជនយល់ និងយល់ព្រមថាក្រុមប្រឹក្សាវាយតម្លៃត្រូវបានផ្តល់ជូនសម្រាប់គោលបំណងតែមួយគត់ និងផ្តាច់មុខដែលបានយោងខាងលើ ហើយយល់ព្រមមិនប្រើប្រាស់ក្រុមប្រឹក្សាវាយតម្លៃសម្រាប់គោលបំណងផ្សេងទៀតណាមួយឡើយ។ លើសពីនេះ អាជ្ញាបណ្ណដែលត្រូវបានផ្តល់គឺត្រូវធ្វើឡើងយ៉ាងច្បាស់លាស់ចំពោះការកំណត់បន្ថែមដូចខាងក្រោម៖ អតិថិជនមិនត្រូវ (i) ជួល ជួល បង្ហាញ លក់ ផ្ទេរ ប្រគល់ អាជ្ញាប័ណ្ណរង ឬចែកចាយក្រុមប្រឹក្សាវាយតម្លៃ។ និង (ii) អនុញ្ញាតឱ្យភាគីទីបីណាមួយចូលទៅកាន់ក្រុមប្រឹក្សាវាយតម្លៃ។ ដូចដែលបានប្រើនៅទីនេះ ពាក្យ "ភាគីទីបី" រួមបញ្ចូលអង្គភាពណាមួយក្រៅពី ADI អតិថិជន បុគ្គលិករបស់ពួកគេ សាខា និងទីប្រឹក្សាក្នុងផ្ទះ។ ក្រុមប្រឹក្សាវាយតម្លៃមិនត្រូវបានលក់ទៅឱ្យអតិថិជនទេ។ សិទ្ធិទាំងអស់ដែលមិនត្រូវបានផ្តល់ឱ្យយ៉ាងច្បាស់លាស់នៅទីនេះ រួមទាំងភាពជាម្ចាស់នៃក្រុមប្រឹក្សាវាយតម្លៃត្រូវបានរក្សាដោយ ADI ។ ភាពសម្ងាត់។ កិច្ចព្រមព្រៀងនេះ និងក្រុមប្រឹក្សាវាយតម្លៃទាំងអស់ត្រូវចាត់ទុកថាជាព័ត៌មានសម្ងាត់ និងជាកម្មសិទ្ធិរបស់ ADI ។ អតិថិជនមិនអាចបង្ហាញ ឬផ្ទេរផ្នែកណាមួយនៃក្រុមប្រឹក្សាវាយតម្លៃទៅភាគីផ្សេងទៀតដោយហេតុផលណាមួយឡើយ។ នៅពេលឈប់ប្រើប្រាស់ក្រុមប្រឹក្សាវាយតម្លៃ ឬការបញ្ចប់កិច្ចព្រមព្រៀងនេះ អតិថិជនយល់ព្រមប្រគល់ក្រុមប្រឹក្សាវាយតម្លៃទៅ ADI ភ្លាមៗ។ ការរឹតបន្តឹងបន្ថែម។ អតិថិជនអាចមិនរុះរើ បំបែក ឬបញ្ច្រាសបន្ទះឈីបវិស្វករនៅលើក្រុមប្រឹក្សាវាយតម្លៃឡើយ។ អតិថិជនត្រូវជូនដំណឹងដល់ ADI អំពីការខូចខាតដែលបានកើតឡើង ឬការកែប្រែ ឬការផ្លាស់ប្តូរណាមួយដែលវាធ្វើទៅក្រុមប្រឹក្សាវាយតម្លៃ រួមទាំងប៉ុន្តែមិនកំណត់ចំពោះការលក់ ឬសកម្មភាពផ្សេងទៀតដែលប៉ះពាល់ដល់ខ្លឹមសារសម្ភារៈនៃក្រុមប្រឹក្សាវាយតម្លៃនោះទេ។ ការកែប្រែក្រុមប្រឹក្សាវាយតម្លៃត្រូវតែអនុវត្តតាមច្បាប់ដែលអាចអនុវត្តបាន រួមទាំងប៉ុន្តែមិនកំណត់ចំពោះសេចក្តីណែនាំរបស់ RoHS នោះទេ។ ការបញ្ចប់ ADI អាចបញ្ចប់កិច្ចព្រមព្រៀងនេះនៅពេលណាក៏បាន នៅពេលផ្តល់ការជូនដំណឹងជាលាយលក្ខណ៍អក្សរដល់អតិថិជន។ អតិថិជនយល់ព្រមត្រឡប់ទៅ ADI ក្រុមប្រឹក្សាវាយតម្លៃនៅពេលនោះ។ ដែនកំណត់នៃការទទួលខុសត្រូវ។ ក្រុមប្រឹក្សាវាយតម្លៃដែលផ្តល់ជូននៅទីនេះគឺត្រូវបានផ្តល់ជូន "ដូចដែលមាន" ហើយ ADI មិនធ្វើការធានា ឬការតំណាងនៃប្រភេទណាមួយទាក់ទងនឹងវាទេ។ ADI បដិសេធយ៉ាងជាក់លាក់ចំពោះការតំណាង ការយល់ព្រម ការធានា ឬការធានា ការបង្ហាញ ឬដោយបង្កប់ន័យ ដែលទាក់ទងនឹងក្រុមប្រឹក្សាវាយតម្លៃ រួមទាំង ប៉ុន្តែមិនកំណត់ចំពោះ លក្ខខណ្ឌ លក្ខខណ្ឌដែលមិនទាន់កំណត់ សម្រាប់គោលបំណងពិសេស ឬការមិនរំលោភលើសិទ្ធិកម្មសិទ្ធិបញ្ញា។ ក្នុងករណីណាក៏ដោយ ADI និងអ្នកផ្តល់អាជ្ញាប័ណ្ណរបស់ខ្លួននឹងទទួលខុសត្រូវចំពោះការខូចខាតដោយចៃដន្យ ពិសេស ដោយផ្ទាល់ ឬដោយអចេតនាណាមួយដែលបណ្តាលមកពីការកាន់កាប់របស់អតិថិជន ឬការប្រើប្រាស់តារាងវាយតម្លៃ ផលចំណេញផ្នែកហិរញ្ញវត្ថុ។ ការចំណាយយឺតយ៉ាវ ថ្លៃពលកម្ម ឬការបាត់បង់សុច្ឆន្ទៈ។ ទំនួលខុសត្រូវសរុបរបស់ ADI ពីមូលហេតុ និងមូលហេតុទាំងអស់ត្រូវកំណត់ចំពោះចំនួនប្រាក់ 100.00 ដុល្លារអាមេរិក ($XNUMX)។ នាំចេញ។ អតិថិជនយល់ព្រមថាវានឹងមិននាំចេញដោយផ្ទាល់ ឬដោយប្រយោលពីក្រុមប្រឹក្សាវាយតម្លៃទៅប្រទេសមួយផ្សេងទៀតនោះទេ ហើយវានឹងអនុលោមតាមច្បាប់ និងបទប្បញ្ញត្តិរបស់សហព័ន្ធសហរដ្ឋអាមេរិកដែលអាចអនុវត្តបានទាំងអស់ទាក់ទងនឹងការនាំចេញ។ ច្បាប់គ្រប់គ្រង។ កិច្ចព្រមព្រៀងនេះនឹងត្រូវគ្រប់គ្រងដោយ និងបកស្រាយដោយអនុលោមតាមច្បាប់សំខាន់ៗនៃរដ្ឋម៉ាសាឈូសេត (មិនរាប់បញ្ចូលការប៉ះទង្គិចនៃច្បាប់)។ សកម្មភាពផ្លូវច្បាប់ណាមួយទាក់ទងនឹងកិច្ចព្រមព្រៀងនេះនឹងត្រូវបានស្តាប់នៅក្នុងរដ្ឋ ឬតុលាការសហព័ន្ធដែលមានយុត្តាធិការនៅក្នុង Suffolk County រដ្ឋ Massachusetts ហើយអតិថិជនត្រូវបញ្ជូនទៅកាន់យុត្តាធិការផ្ទាល់ខ្លួន និងទីកន្លែងនៃតុលាការបែបនេះ។ អនុសញ្ញាអង្គការសហប្រជាជាតិស្តីពីកិច្ចសន្យាសម្រាប់ការលក់ទំនិញអន្តរជាតិមិនត្រូវអនុវត្តចំពោះកិច្ចព្រមព្រៀងនេះទេ ហើយត្រូវបានបដិសេធយ៉ាងច្បាស់លាស់។
©2025 Analog Devices, Inc. រក្សាសិទ្ធិគ្រប់យ៉ាង។ ពាណិជ្ជសញ្ញា និងពាណិជ្ជសញ្ញាដែលបានចុះបញ្ជី គឺជាកម្មសិទ្ធិរបស់ម្ចាស់រៀងៗខ្លួន។ One Analog Way, Wilmington, MA 01887-2356, USA
វិបស្សនា 0 | 18 នៃ 18
ឯកសារ/ធនធាន
![]() |
ANALOG DEVICES EVAL-AD4080ARDZ Evaluation Board [pdf] ការណែនាំអ្នកប្រើប្រាស់ EVAL-AD4080ARDZ, EVAL-AD4080ARDZ Evaluation Board, Evaluation Board, Board |