និមិត្តសញ្ញា ALINX

ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ ALINX AXKU042 KINTEX UltraScale FPGA

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-ផលិតផល

កំណត់ត្រាកំណែ
Alinx Electronic Technology (Shanghai) Co., Ltd ដោយផ្អែកលើវេទិកាអភិវឌ្ឍន៍ស៊េរី KINTEX UltraSacale សម្រាប់ស្ថាបត្យកម្ម (ម៉ូដែល៖ AXKU042) ត្រូវបានចេញផ្សាយជាផ្លូវការ។ ដើម្បីឱ្យអ្នកយល់បានយ៉ាងឆាប់រហ័សនូវវេទិកាអភិវឌ្ឍន៍នេះ យើងបានចងក្រងសៀវភៅណែនាំអ្នកប្រើប្រាស់នេះ។

កំណែ កែប្រែកំណត់ត្រា
REV1.0 បង្កើតឯកសារ
   
   
   
   
   
   

AXKU042 ទទួលយកគំរូក្តារស្នូល និងបន្ទះពង្រីក ដែលជួយសម្រួលដល់ការអភិវឌ្ឍន៍បន្ទាប់បន្សំរបស់អ្នកប្រើប្រាស់ និងការប្រើប្រាស់បន្ទះស្នូល។ បន្ទះស្នូលត្រូវបានបំពាក់ដោយបន្ទះឈីប DDR1 SDRAM ល្បឿនលឿន 4GB ចំនួន 128 និងបន្ទះឈីប 10Mb QSPI FLASH ចំនួនពីរ។ នៅក្នុងលក្ខខណ្ឌនៃការរចនាបន្ទះពង្រីក យើងបានពង្រីកចំណុចប្រទាក់ជាច្រើនសម្រាប់អ្នកប្រើប្រាស់៖ ចំណុចប្រទាក់ 3G SFP + fiber optic ពីរ, ចំណុចប្រទាក់ពង្រីក FMC 1 (2 HPC, 1 LPC), ច្រកបណ្តាញ 1-gigabit, ច្រកសៀរៀល 1 UART, XNUMX SD ចំណុចប្រទាក់កាត ប៊ូតុង LED និងដូច្នេះនៅលើ។ រូបខាងក្រោមគឺជាដ្យាក្រាមគ្រោងការណ៍នៃរចនាសម្ព័ន្ធប្រព័ន្ធអភិវឌ្ឍន៍ទាំងមូល៖

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (1)

តាមរយៈដ្យាក្រាមនេះ អ្នកអាចមើលឃើញចំណុចប្រទាក់ និងមុខងារដែលក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 មាន៖

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (2)

ក្រុមប្រឹក្សាស្នូល FPGA

  1. បន្ទះឈីប FPGA៖ បន្ទះឈីប Xilinx KINTEX UltraSacale XCKU040។
  2. DDR4:ជាមួយនឹងទំហំធំចំនួនបួន 1GB (សរុប 4 GB) ល្បឿនលឿន DDR4 SDRAM អាចត្រូវបានប្រើជាកន្លែងផ្ទុកទិន្នន័យសម្រាប់ FPGA ឃ្លាំងសម្ងាត់ការវិភាគរូបភាព និងដំណើរការទិន្នន័យ។
  3. QSPI FLASH បន្ទះឈីបអង្គចងចាំ 128Mbit QSPI NOR FLASH អាចប្រើជាកន្លែងផ្ទុកសម្រាប់ការកំណត់រចនាសម្ព័ន្ធ files និងទិន្នន័យអ្នកប្រើប្រាស់;
  4. រំញ័រគ្រីស្តាល់ឌីផេរ៉ង់ស្យែលមួយនៃ 200 Mhz;
  5. អំពូល LED ពីរ, សូចនាករថាមពល 1, សូចនាករកំណត់រចនាសម្ព័ន្ធរួចរាល់ 1 ។
    ក្រុមប្រឹក្សាអភិវឌ្ឍន៍
    1. ចំណុចប្រទាក់ទំនាក់ទំនង SFP និងខ្សែកាបអុបទិកចំនួនពីរ ការទំនាក់ទំនងទិន្នន័យខ្សែកាបអុបទិកនីមួយៗទទួលបាន និងបញ្ជូនក្នុងល្បឿនរហូតដល់ 16.3 Gb/s ។
    2. ចំណុចប្រទាក់ PCIE3.0 X8 មួយ, របៀបបញ្ចប់, ត្រូវបានប្រើដើម្បីទំនាក់ទំនងទិន្នន័យរវាងកុំព្យូទ័រ និង PCIE ។
    3. ចំណុចប្រទាក់ USB Uaart, ប្រើសម្រាប់ការទំនាក់ទំនងជាមួយកុំព្យូទ័រសម្រាប់ការបំបាត់កំហុសរបស់អ្នកប្រើ។ បន្ទះឈីបច្រកសៀរៀលទទួលយកបន្ទះឈីប USB-UAR របស់ Silicon Labs CP2102GM ហើយចំណុចប្រទាក់ USB ទទួលយកចំណុចប្រទាក់ MINI USB ។
    4. 1 channel 10/100M/1000MEthernet RJ45 interface សម្រាប់ការផ្លាស់ប្តូរទិន្នន័យ Ethernet ជាមួយកុំព្យូទ័រ ឬឧបករណ៍បណ្តាញផ្សេងទៀត។ បន្ទះឈីបចំណុចប្រទាក់បណ្តាញប្រើប្រាស់បន្ទះឈីប GPHY កម្រិតឧស្សាហកម្ម KSZ9031 របស់ Micrel ។
  6. ច្រកពង្រីក FMC ស្តង់ដារចំនួន 3 រួមទាំងច្រកពង្រីក LPC FMC ចំនួន 2 និងច្រកពង្រីក 1 HPC FMC ដែលអាចភ្ជាប់ទៅម៉ូឌុល FMC ផ្សេងៗរបស់ Xilinx ឬ Alinx (ម៉ូឌុលបញ្ចូល HDMI និងទិន្នផល ម៉ូឌុលកាមេរ៉ាកែវយឹត ម៉ូឌុល AD ល្បឿនលឿន។ល។ )
  7. អ្នកកាន់កាត 1Micro SD ប្រើសម្រាប់រក្សាទុករូបភាពប្រព័ន្ធប្រតិបត្តិការ និង file ប្រព័ន្ធ។
  8. 2 SMA ចំណុចប្រទាក់ខាងក្រៅ ម្ជុលត្រូវបានភ្ជាប់ទៅឧបករណ៍បញ្ជូនសម្រាប់សញ្ញាបញ្ចូល និងទិន្នផលដែលមានល្បឿនលឿនខាងក្រៅ។
  9. នៅលើបន្ទះឧបករណ៍ចាប់សញ្ញាសីតុណ្ហភាព និងសំណើម LM75 សម្រាប់រកមើលសីតុណ្ហភាព និងសំណើមនៃបរិស្ថានជុំវិញក្តារ។
  10. EEPROM មួយត្រូវបានប្រើសម្រាប់ការទំនាក់ទំនងឡានក្រុង IIC និងការរក្សាទុកព័ត៌មានមួយចំនួនដែលកំណត់ដោយអតិថិជន។
  11. 10-pin 2.54mm គម្លាតស្តង់ដារ JTAG ច្រកសម្រាប់ការទាញយកកម្មវិធី FPGA និងបំបាត់កំហុស។ អ្នកប្រើប្រាស់អាចបំបាត់កំហុស និងទាញយក FPGAs តាមរយៈកម្មវិធីទាញយក XILINX ។
  12. គ្រីស្តាល់ឌីផេរ៉ង់ស្យែល 156.25Mhz ពីរនៅលើយន្តហោះផ្តល់នូវនាឡិកាយោងសម្រាប់ឧបករណ៍បញ្ជូន។
  13. LEDs, 1 power indicators, 4 user indicators, 1 pair of panel indicator.

ផ្នែកទី 1 ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042

ផ្នែកទី 1.1៖ ការណែនាំអំពីក្រុមប្រឹក្សាអភិវឌ្ឍន៍ FPGA

AXKU042 (គំរូក្តារស្នូលដូចគ្នាខាងក្រោម) បន្ទះស្នូល FPGA បន្ទះឈីប FPGA ត្រូវបានផ្អែកលើ XCKU040-2FFVA1156I នៃក្រុមហ៊ុន XILINX ស៊េរី XC7K325 ។ បន្ទះស្នូលនេះប្រើប្រាស់ MT40A512M16LY-062EIT របស់ Micron ចំនួនបួនដែលមានទំហំសរុប 1GB ។ គឺ 4 GB ។ លើសពីនេះទៀត ការកំណត់រចនាសម្ព័ន្ធបន្ទះឈីប FPGA ប្រើប្រាស់ 128MBit QSPI FLASH ដែលប្រើជាប្រព័ន្ធផ្ទុកទិន្នន័យ និងប្រព័ន្ធ FPGA fileស. ឧបករណ៍ភ្ជាប់ board-to-board ចំនួនប្រាំមួយនៃ core board AXKU042 ពង្រីក 359 IOs ដែលក្នុងនោះ 104 IO កម្រិត BANK64 និង BANK65 គឺ 3.3V ខណៈកម្រិត IOs ផ្សេងទៀតរបស់ bank គឺ 1.8V; លើសពីនេះ បន្ទះស្នូលក៏បានពង្រីកចំណុចប្រទាក់ Transceiver GTH ល្បឿនលឿនចំនួន 20 គូផងដែរ។ សម្រាប់អ្នកប្រើប្រាស់ដែលត្រូវការ IO ច្រើន បន្ទះស្នូលនេះនឹងក្លាយជាជម្រើសដ៏ល្អ។ និងផ្នែកតភ្ជាប់ IO បន្ទាត់រវាងបន្ទះឈីបនិងចំណុចប្រទាក់ត្រូវបានធ្វើរួចប្រវែងស្មើគ្នានិងដំណើរការឌីផេរ៉ង់ស្យែលហើយទំហំក្តារស្នូលគឺត្រឹមតែ 80 * 60 (មម) សមរម្យណាស់សម្រាប់ការអភិវឌ្ឍន៍បន្ទាប់បន្សំ។

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (3)

ផ្នែកទី 1.2៖ បន្ទះឈីប FPGA
ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ FPGA ប្រើប្រាស់បន្ទះឈីប KINTEX UltraScale របស់ Xilinx លេខម៉ូដែល XCKU040-2FFVA1156I ។ ថ្នាក់ល្បឿនគឺ 2 ហើយថ្នាក់សីតុណ្ហភាពគឺឧស្សាហកម្ម។ ម៉ូដែលនេះគឺជាកញ្ចប់ FFVA1156 ដែលមាន 1156 pins និង 1.0mm pitch ។ ច្បាប់ដាក់ឈ្មោះបន្ទះឈីបសម្រាប់ Xilinx KINTEX UltraScale FPGA ត្រូវបានបង្ហាញក្នុងរូបភាព 1-2-1 ខាងក្រោម៖

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- 28

រូបភាព 1-2-1 និយមន័យនៃម៉ូដែលបន្ទះឈីបនៃស៊េរី KINTEX UltraScale ប៉ារ៉ាម៉ែត្រចម្បងនៃ AXKU042 មានដូចខាងក្រោម៖

ឈ្មោះ ប៉ារ៉ាម៉ែត្រជាក់លាក់
ក្រឡាតក្កវិជ្ជា 530,250
CLB LUTs 242,400
ស្បែកជើងផ្ទាត់ CLB 484,800
រារាំង RAM (Mb) 21.1
ចំណិត DSP 1,920
PCIe Gen3 x8 3
ឧបករណ៍បញ្ជូន GTH 20 个,16.3Gb/s អតិបរមា
ល្បឿនថ្នាក់ -2
កម្រិតសីតុណ្ហភាព ឧស្សាហកម្ម

ផ្នែកទី 1.3៖ DDR4 DRAM
ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 FPGA ត្រូវបានបំពាក់ដោយបន្ទះឈីប Micron 1GB DDR4 ចំនួនបួន ម៉ូដែល MT40A512M16LY-062EIT ។ DDR4 SDRAMs ចំនួនបួនបង្កើតជាទទឹងឡានក្រុង 64 ប៊ីត។ ដោយសារតែបន្ទះសៀគ្វី DDR4 ចំនួនបួនត្រូវបានភ្ជាប់ទៅ FPGA នោះ DDR4 SDRAM អាចដំណើរការក្នុងល្បឿនរហូតដល់ 1200MHz ហើយប្រព័ន្ធអង្គចងចាំ DDR4 ចំនួនបួនត្រូវបានភ្ជាប់ដោយផ្ទាល់ទៅ BANK44, BANK45, និង BANK46 interfaces នៃ FPGA ។ ការកំណត់រចនាសម្ព័ន្ធជាក់លាក់នៃ DDR4 SDRAM ត្រូវបានបង្ហាញនៅក្នុងតារាង 3-1 ។

រូបភាព 3-1 ការកំណត់រចនាសម្ព័ន្ធ DDR4 SDRAM

លេខប៊ីត ម៉ូដែលបន្ទះឈីប សមត្ថភាព រោងចក្រ
U45,U47,U48,U49 MT40A512M16LY-062EIT 512M x 16 ប៊ីត មីក្រូន


ការរចនាផ្នែករឹងនៃ DDR4 តម្រូវឱ្យមានការពិចារណាយ៉ាងតឹងរឹងអំពីភាពត្រឹមត្រូវនៃសញ្ញា។ យើងបានពិចារណាយ៉ាងពេញលេញនូវការផ្គូផ្គង resistor/terminal resistance, trace impedance control, and trace length control in circuit design and PCB design to ensure
ប្រតិបត្តិការល្បឿនលឿន និងស្ថិរភាពរបស់ DDR3 ។ របៀបតភ្ជាប់ផ្នែករឹងនៃ FPGA និង DDR4 DRAM ត្រូវបានបង្ហាញក្នុងរូបភាព 1-3-1៖

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (4)

រូបភាពទី 1-3-1 ដ្យាក្រាមគំនូសតាង DDR4 DRAM 4 បំណែក ការកំណត់ម្ជុល DDR4 DRAM

ផ្នែកទី 1.4: QSPI Flash

ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 FPGA ត្រូវបានបំពាក់ដោយភ្លើង 128MBit Quad-SPI FLASH ចំនួនពីរ ហើយម៉ូដែលគឺ N25Q128A ដែលប្រើវ៉ុល 3.3V CMOStagអ៊ីស្តង់ដារ។ ដោយសារតែធម្មជាតិមិនងាយនឹងបង្កជាហេតុនៃ QSPI FLASH វាអាចរក្សាទុកការកំណត់រចនាសម្ព័ន្ធ FPGA Bin files និងទិន្នន័យអ្នកប្រើប្រាស់ផ្សេងទៀត។ files កំពុងប្រើ។ ម៉ូដែលជាក់លាក់ និងប៉ារ៉ាម៉ែត្រពាក់ព័ន្ធនៃ QSPI FLASH ត្រូវបានបង្ហាញក្នុងរូបភាព 4-1 ។

រូបភាពទី 4-1 ភាពជាក់លាក់របស់ QSPI Flash

QSPI FLASH ត្រូវបានភ្ជាប់ទៅម្ជុលពិសេសរបស់ BANK0 នៃបន្ទះឈីប FPGA ។ ម្ជុលនាឡិកាត្រូវបានភ្ជាប់ទៅ CCLK0 នៃ BANK0 ហើយសញ្ញាទិន្នន័យផ្សេងទៀតត្រូវបានភ្ជាប់ទៅ D00~D03 និងម្ជុល FCS ។ រូបភាពទី 4-2 បង្ហាញពីការតភ្ជាប់ផ្នែករឹងរបស់ QSPI Flash និង FPGA Chip ។

ការចាត់តាំង QSPI Flash pin

ឈ្មោះសញ្ញា FPGA ឈ្មោះពិន FPGA ម្ជុល
PL_DDR4_DQ0 IO_L3N_T0L_N5_AD15N_44 AE20
PL_DDR4_DQ1 IO_L2N_T0L_N3_44 AG20
PL_DDR4_DQ2 IO_L2P_T0L_N2_44 AF20
PL_DDR4_DQ3 IO_L5P_T0U_N8_AD14P_44 AE22
PL_DDR4_DQ4 IO_L3P_T0L_N4_AD15P_44 AD20
PL_DDR4_DQ5 IO_L6N_T0U_N11_AD6N_44 AG22
PL_DDR4_DQ6 IO_L6P_T0U_N10_AD6P_44 AF22
PL_DDR4_DQ7 IO_L5N_T0U_N9_AD14N_44 AE23
PL_DDR4_DQ8 IO_L8N_T1L_N3_AD5N_44 AF24
PL_DDR4_DQ9 IO_L11P_T1U_N8_GC_44 AJ23
PL_DDR4_DQ10 IO_L8P_T1L_N2_AD5P_44 AF23
PL_DDR4_DQ11 IO_L12N_T1U_N11_GC_44 AH23
PL_DDR4_DQ12 IO_L9N_T1L_N5_AD12N_44 AG25
PL_DDR4_DQ13 IO_L11N_T1U_N9_GC_44 AJ24
PL_DDR4_DQ14 IO_L9P_T1L_N4_AD12P_44 AG24
PL_DDR4_DQ15 IO_L12P_T1U_N10_GC_44 AH22
PL_DDR4_DQ16 IO_L14P_T2L_N2_GC_44 AK22
PL_DDR4_DQ17 IO_L17P_T2U_N8_AD10P_44 AL22
PL_DDR4_DQ18 IO_L15N_T2L_N5_AD11N_44 AM20
PL_DDR4_DQ19 IO_L17N_T2U_N9_AD10N_44 AL23
PL_DDR4_DQ20 IO_L14N_T2L_N3_GC_44 AK23
PL_DDR4_DQ21 IO_L18N_T2U_N11_AD2N_44 AL25
PL_DDR4_DQ22 IO_L15P_T2L_N4_AD11P_44 AL20
PL_DDR4_DQ23 IO_L18P_T2U_N10_AD2P_44 AL24
PL_DDR4_DQ24 IO_L20P_T3L_N2_AD1P_44 AM22
PL_DDR4_DQ25 IO_L23P_T3U_N8_44 AP24
PL_DDR4_DQ26 IO_L20N_T3L_N3_AD1N_44 AN22
PL_DDR4_DQ27 IO_L21N_T3L_N5_AD8N_44 AN24
PL_DDR4_DQ28 IO_L24P_T3U_N10_44 AN23
PL_DDR4_DQ29 IO_L23N_T3U_N9_44 AP25
PL_DDR4_DQ30 IO_L24N_T3U_N11_44 AP23
PL_DDR4_DQ31 IO_L21P_T3L_N4_AD8P_44 AM24
PL_DDR4_DQ32 IO_L2P_T0L_N2_46 AM26
PL_DDR4_DQ33 IO_L6P_T0U_N10_AD6P_46 AJ28
PL_DDR4_DQ34 IO_L2N_T0L_N3_46 AM27
PL_DDR4_DQ35 IO_L6N_T0U_N11_AD6N_46 AK28
PL_DDR4_DQ36 IO_L5P_T0U_N8_AD14P_46 AH27
PL_DDR4_DQ37 IO_L5N_T0U_N9_AD14N_46 AH28
PL_DDR4_DQ38 IO_L3P_T0L_N4_AD15P_46 AK26
PL_DDR4_DQ39 IO_L3N_T0L_N5_AD15N_46 AK27
PL_DDR4_DQ40 IO_L9N_T1L_N5_AD12N_46 AN28
PL_DDR4_DQ41 IO_L12N_T1U_N11_GC_46 AM30
PL_DDR4_DQ42 IO_L8P_T1L_N2_AD5P_46 AP28
PL_DDR4_DQ43 IO_L11N_T1U_N9_GC_46 AM29
PL_DDR4_DQ44 IO_L9P_T1L_N4_AD12P_46 AN27
PL_DDR4_DQ45 IO_L12P_T1U_N10_GC_46 AL30
PL_DDR4_DQ46 IO_L11P_T1U_N8_GC_46 AL29
PL_DDR4_DQ47 IO_L8N_T1L_N3_AD5N_46 AP29
PL_DDR4_DQ48 IO_L14P_T2L_N2_GC_46 AK31
PL_DDR4_DQ49 IO_L18P_T2U_N10_AD2P_46 AH34
PL_DDR4_DQ50 IO_L14N_T2L_N3_GC_46 AK32
PL_DDR4_DQ51 IO_L15N_T2L_N5_AD11N_46 AJ31
PL_DDR4_DQ52 IO_L15P_T2L_N4_AD11P_46 AJ30
PL_DDR4_DQ53 IO_L17P_T2U_N8_AD10P_46 AH31
PL_DDR4_DQ54 IO_L18N_T2U_N11_AD2N_46 AJ34
PL_DDR4_DQ55 IO_L17N_T2U_N9_AD10N_46 AH32
PL_DDR4_DQ56 IO_L21P_T3L_N4_AD8P_46 AN31
PL_DDR4_DQ57 IO_L24P_T3U_N10_46 AL34
PL_DDR4_DQ58 IO_L23N_T3U_N9_46 AN32
PL_DDR4_DQ59 IO_L20P_T3L_N2_AD1P_46 AN33
PL_DDR4_DQ60 IO_L23P_T3U_N8_46 AM32
PL_DDR4_DQ61 IO_L24N_T3U_N11_46 AM34
PL_DDR4_DQ62 IO_L21N_T3L_N5_AD8N_46 AP31
PL_DDR4_DQ63 IO_L20N_T3L_N3_AD1N_46 AP33
PL_DDR4_DM0 IO_L1P_T0L_N0_DBC_44 AD21
PL_DDR4_DM1 IO_L7P_T1L_N0_QBC_AD13P_44 AE25
PL_DDR4_DM2 IO_L13P_T2L_N0_GC_QBC_44 AJ21
PL_DDR4_DM3 IO_L19P_T3L_N0_DBC_AD9P_44 AM21
PL_DDR4_DM4 IO_L1P_T0L_N0_DBC_46 AH26
PL_DDR4_DM5 IO_L7P_T1L_N0_QBC_AD13P_46 AN26
PL_DDR4_DM6 IO_L13P_T2L_N0_GC_QBC_46 AJ29
PL_DDR4_DM7 IO_L19P_T3L_N0_DBC_AD9P_46 AL32
PL_DDR4_DQS0_P IO_L4P_T0U_N6_DBC_AD7P_44 AG21
PL_DDR4_DQS0_N IO_L4N_T0U_N7_DBC_AD7N_44 AH21
PL_DDR4_DQS1_P IO_L10P_T1U_N6_QBC_AD4P_44 AH24
PL_DDR4_DQS1_N IO_L10N_T1U_N7_QBC_AD4N_44 AJ25
PL_DDR4_DQS2_P IO_L16P_T2U_N6_QBC_AD3P_44 AJ20
PL_DDR4_DQS2_N IO_L16N_T2U_N7_QBC_AD3N_44 AK20
PL_DDR4_DQS3_P IO_L22P_T3U_N6_DBC_AD0P_44 AP20
PL_DDR4_DQS3_N IO_L22N_T3U_N7_DBC_AD0N_44 AP21
PL_DDR4_DQS4_P IO_L4P_T0U_N6_DBC_AD7P_46 AL27
PL_DDR4_DQS4_N IO_L4N_T0U_N7_DBC_AD7N_46 AL28
PL_DDR4_DQS5_P IO_L10P_T1U_N6_QBC_AD4P_46 AN29
PL_DDR4_DQS5_N IO_L10N_T1U_N7_QBC_AD4N_46 AP30
PL_DDR4_DQS6_P IO_L16P_T2U_N6_QBC_AD3P_46 AH33
PL_DDR4_DQS6_N IO_L16N_T2U_N7_QBC_AD3N_46 AJ33
PL_DDR4_DQS7_P IO_L22P_T3U_N6_DBC_AD0P_46 AN34
PL_DDR4_DQS7_N IO_L22N_T3U_N7_DBC_AD0N_46 AP34
PL_DDR4_A0 IO_L18N_T2U_N11_AD2N_45 AG14
PL_DDR4_A1 IO_L23N_T3U_N9_45 AF17
PL_DDR4_A2 IO_L20P_T3L_N2_AD1P_45 AF15
PL_DDR4_A3 IO_L16N_T2U_N7_QBC_AD3N_45 AJ14
PL_DDR4_A4 IO_L19N_T3L_N1_DBC_AD9N_45 AD18
PL_DDR4_A5 IO_L15P_T2L_N4_AD11P_45 AG17
PL_DDR4_A6 IO_L23P_T3U_N8_45 AE17
PL_DDR4_A7 IO_L11N_T1U_N9_GC_45 AK18
PL_DDR4_A8 IO_L24P_T3U_N10_45 AD16
PL_DDR4_A9 IO_L13P_T2L_N0_GC_QBC_45 AH18
PL_DDR4_A10 IO_L19P_T3L_N0_DBC_AD9P_45 AD19
PL_DDR4_A11 IO_L24N_T3U_N11_45 AD15
PL_DDR4_A12 IO_L14P_T2L_N2_GC_45 AH16
PL_DDR4_A13 IO_L10N_T1U_N7_QBC_AD4N_45 AL17
PL_DDR4_BA0 IO_L18P_T2U_N10_AD2P_45 AG15
PL_DDR4_BA1 IO_L10P_T1U_N6_QBC_AD4P_45 AL18
PL_DDR4_BG0 IO_L16P_T2U_N6_QBC_AD3P_45 AJ15
PL_DDR4_WE_B IO_L9N_T1L_N5_AD12N_45 AL15
PL_DDR4_RAS_B IO_L8N_T1L_N3_AD5N_45 AM19
PL_DDR4_CAS_B IO_L8P_T1L_N2_AD5P_45 AL19
PL_DDR4_CKE IO_L14N_T2L_N3_GC_45 AJ16
PL_DDR4_ACT_B IO_L21N_T3L_N5_AD8N_45 AF18
PL_DDR4_CLK_N IO_L22N_T3U_N7_DBC_AD0N_45 AE15
PL_DDR4_CLK_P IO_L22P_T3U_N6_DBC_AD0P_45 AE16
PL_DDR4_CS_B IO_L21P_T3L_N4_AD8P_45 AE18
PL_DDR4_OTD IO_L17P_T2U_N8_AD10P_45 AG19
PL_DDR4_PAR IO_L20N_T3L_N3_AD1N_45 AF14
PL_DDR4_RST IO_L15N_T2L_N5_AD11N_45 AG16
មុខតំណែង គំរូ សមត្ថភាព រោងចក្រ
U14 N25Q128A ៨ មេកាបៃ ណូម៉ូនីក

ផ្នែកទី 1.5៖ ការកំណត់រចនាសម្ព័ន្ធនាឡិកា

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (5)

ឈ្មោះសញ្ញា FPGA ឈ្មោះពិន FPGA ម្ជុល
QSPI_CCLK CCLK_0 AA ៦
QSPI0_CS_B RDWR_FCS_B_0 U7
QSPI0_IO0 D00_MOSI_0 AC7
QSPI0_IO1 D01_DIN_0 AB7
QSPI0_IO2 D02_0 ។ AA ៦
QSPI0_IO3 D03_0 ។ Y7
ឈ្មោះសញ្ញា FPGA ឈ្មោះពិន FPGA ម្ជុល
QSPI_CCLK CCLK_0 AA ៦
QSPI1_CS_B IO_L2N_T0L_N3_FWE_FCS2_B_65 G26
QSPI1_IO0 IO_L22P_T3U_N6_DBC_AD0P_D04_65 M20
QSPI1_IO1 IO_L22N_T3U_N7_DBC_AD0N_D05_65 L20
QSPI1_IO2 IO_L21P_T3L_N4_AD8P_D06_65 R21
QSPI1_IO3 IO_L21N_T3L_N5_AD8N_D07_65 R22

ប្រភពនាឡិកាឌីផេរ៉ង់ស្យែល 200Mhz ប្រភពនាឡិកាឌីផេរ៉ង់ស្យែល 200MHz ត្រូវបានផ្តល់ជូននៅលើក្រុមប្រឹក្សាអភិវឌ្ឍន៍ FPGA ដើម្បីផ្តល់នាឡិកាប្រព័ន្ធទៅ FPGA ។ លទ្ធផលឌីផេរ៉ង់ស្យែលគ្រីស្តាល់ត្រូវបានភ្ជាប់ទៅ FPGA BANK45 ដែលអាចត្រូវបានប្រើដើម្បីជំរុញនាឡិកាប្រតិបត្តិការរបស់ឧបករណ៍បញ្ជា DDR និងតក្កវិជ្ជាអ្នកប្រើប្រាស់ផ្សេងទៀតនៅក្នុង FPGA ។ ដ្យាក្រាមគ្រោងការណ៍នៃប្រភពនាឡិកាត្រូវបានបង្ហាញក្នុងរូបភាព 1-5-1 ។

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (6)

ការ​កំណត់​ម្ជុល​នាឡិកា​ប្រព័ន្ធ

ឈ្មោះសញ្ញា ម្ជុល FPGA
PL_CLK0_P AK17
PL_CLK0_N AK16

មានអំពូល LED ពណ៌ក្រហមពីរនៅលើបន្ទះអភិវឌ្ឍន៍ AXKU042 FPGA ដែលមួយជាសូចនាករថាមពល (PWR) និងមួយទៀតជាសូចនាកររួចរាល់។ នៅពេលដែលបន្ទះ AXKU042 FPGA ត្រូវបានបើក សូចនាករថាមពល និងសូចនាកររួចរាល់នឹងភ្លឺឡើង។ នៅពេលដែល AXKU042 FPGA ត្រូវបានកំណត់រចនាសម្ព័ន្ធ DONE LED នឹងភ្លឺ។ ការតភ្ជាប់ផ្នែករឹង LEDs ត្រូវបានបង្ហាញក្នុងរូបភាព 1-6-1 ។

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (7)

ផ្នែកទី 1.7៖ ការផ្គត់ផ្គង់ថាមពល
វ៉ុលបញ្ចូលថាមពលtage នៃក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 FPGA គឺ DC12V ហើយការផ្គត់ផ្គង់ថាមពលត្រូវបានផ្តល់ដោយក្រុមប្រឹក្សាក្រុមហ៊ុនដឹកជញ្ជូន។ ដ្យាក្រាមរចនាការផ្គត់ផ្គង់ថាមពលនៅលើក្តារត្រូវបានបង្ហាញក្នុងរូបភាព 1-7-1 ខាងក្រោម៖

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (7)

រូបភាព 1-7-1 ដ្យាក្រាមគ្រោងការណ៍ការផ្គត់ផ្គង់ថាមពល
+12V បង្កើតថាមពលស្នូល FPGA 0.95V តាមរយៈបន្ទះឈីបថាមពល DCDCMYMGK1R820ERSR។ ចរន្តទិន្នផលរបស់ MYMGK1R820FRSR គឺខ្ពស់រហូតដល់ 20A ដែលឆ្ងាយនឹងវ៉ុលស្នូលtage តម្រូវការបច្ចុប្បន្ន។ បន្ទាប់មក + ការផ្គត់ផ្គង់ថាមពល 12V តាមរយៈបន្ទះឈីប DCDC ETA1471 ត្រូវបានបង្កើតការផ្គត់ផ្គង់ថាមពលចំនួនបួន៖ +1.2V, +1.8V +3.3V និង MGTAVTT។ MGTAVCC ដែលប្រើក្នុងឧបករណ៍បញ្ជូន GTX ត្រូវបានបង្កើតឡើងដោយបន្ទះឈីប DCDC ETA8156 ហើយបន្ទះឈីប LDO SPX3819-1-8 ត្រូវបានប្រើដើម្បីបង្កើតការផ្គត់ផ្គង់ថាមពលជំនួយរបស់ GTX+1.8V ។ វ៉ុល VTT និង VREFtages នៃ DDR4 ត្រូវបានបង្កើតឡើងដោយ TPS51200។

ផ្នែកទី 1.8: វិមាត្រទំហំ

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (9)

ផ្នែកទី 1.9៖ ការកំណត់ម្ជុលរបស់ Board to Board Connectors បន្ទះស្នូលពង្រីកឧបករណ៍ភ្ជាប់ពង្រីកល្បឿនលឿនសរុបចំនួនប្រាំមួយ ហើយប្រើប្រាស់ឧបករណ៍ភ្ជាប់អន្តរក្តារចំនួន 120-pin ចំនួនបួន (J1,J3, J4,J5) និង 80-pin inter-board ពីរ។ ឧបករណ៍ភ្ជាប់ក្តារ (J2, J6) ដើម្បីភ្ជាប់ទៅក្រុមប្រឹក្សាភិបាល។ ឧបករណ៍ភ្ជាប់ប្រើ AXK5A2137YG និង AXK580137YG របស់ Panasonic ។ ឧបករណ៍ភ្ជាប់នៃស្លាកក្រុមហ៊ុនដឹកជញ្ជូនដែលត្រូវគ្នាគឺ AXK6A2337YG និង AXK680337YG ។ J1 ត្រូវបានភ្ជាប់ទៅ IO នៃ BANK66 និង BANK68 ហើយថាមពលគឺ 1.8V ។

ការ​កំណត់​ការ​កំណត់​របស់​ឧបករណ៍​ភ្ជាប់ J1
ឧបករណ៍ភ្ជាប់ J2 80 Pin ភ្ជាប់សញ្ញាឌីផេរ៉ង់ស្យែលល្បឿនលឿននៃឧបករណ៍បញ្ជូន BANK226~228 ។

J1 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA J1 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA
1 B66_L3_N C8 2 B66_L1_N E8
3 B66_L3_P D8 4 B66_L1_P F8
5 B66_L7_N K8 6 B66_L2_N A9
7 B66_L7_P L8 8 B66_L2_P B9
J1 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA J1 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA
1 B66_L3_N C8 2 B66_L1_N E8
3 B66_L3_P D8 4 B66_L1_P F8
5 B66_L7_N K8 6 B66_L2_N A9
7 B66_L7_P L8 8 B66_L2_P B9
79 GND 80 GND
81 B68_L16_N F19 82 B68_L10_N D18
83 B68_L16_P G19 84 B68_L10_P D19
85 B68_L18_N H18 86 B68_L1_N ក៣១
87 B68_L18_P H19 88 B68_L1_P B14
89 GND 90 GND
91 B68_L22_N J18 92 B68_L3_N ក៣១
93 B68_L22_P J19 94 B68_L3_P B15
95 B68_L24_N L18 96 B68_L5_N B16
97 B68_L24_P L19 98 B68_L5_P B17
99 GND 100 GND
101 B68_L13_N G16 102 B68_L7_N C14
103 B68_L13_P G17 104 B68_L7_P D14
105 B68_L14_N F17 106 B68_L6_N C17
107 B68_L14_P F18 108 B68_L6_P C18
109 GND 110 GND
111 B68_L12_N អ៊ី២៦ 112 B68_L2_N ក៣១
113 B68_L12_P អ៊ី២៦ 114 B68_L2_P ក៣១
115 B68_L17_N H16 116 B68_L4_N B19
117 B68_L17_P H17 118 B68_L4_P C19
119 GND 120 GND

ការ​កំណត់​ការ​កំណត់​របស់​ឧបករណ៍​ភ្ជាប់ J2
J3 គឺជាសញ្ញាភាពខុសគ្នាដែលមានល្បឿនលឿនរបស់ឧបករណ៍បញ្ជូន BANK224~226 និងសញ្ញាផ្នែកនៃ BANK64, BANK65

J2 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA J2 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA
1 GND 2 GND
3 226_TX2_N U3 4 226_RX2_N T1
5 226_TX2_P U4 6 226_RX2_P T2
7 GND 8 GND
9 226_TX3_N R3 10 226_RX3_N P1
11 226_TX3_P R4 12 226_RX3_P P2
13 GND 14 GND
15 ២២៦_CLK226_N T5 16 ២២៦_CLK226_N V5
17 ២២៦_CLK226_P T6 18 ២២៦_CLK226_P V6
19 GND 20 GND
21 227_TX0_P N4 22 227_RX0_P M2
23 227_TX0_N N3 24 227_RX0_N M1
25 GND 26 GND
27 227_TX1_P L4 28 227_RX1_P K2
29 227_TX1_N L3 30 227_RX1_N K1
31 GND 32 GND
33 227_TX2_P J4 34 227_RX2_P H2
35 227_TX2_N J3 36 227_RX2_N H1
37 GND 38 GND
39 227_TX3_P G4 40 227_RX3_P F2
41 227_TX3_N G3 42 227_RX3_N F1
43 GND 44 GND
45 ២២៦_CLK227_P M6 46 ២២៦_CLK227_P P6
47 ២២៦_CLK227_N M5 48 ២២៦_CLK227_N P5
49 GND 50 GND
51 228_TX0_P F6 52 228_RX0_P E4
53 228_TX0_N F5 54 228_RX0_N E3
55 GND 56 GND
57 228_TX1_P D6 58 228_RX1_P D2
59 228_TX1_N D5 60 228_RX1_N D1
61 GND 62 GND
63 228_TX2_P C4 64 228_RX2_P B2
65 228_TX2_N C3 66 228_RX2_N B1
67 GND 68 GND
69 228_TX3_P B6 70 228_RX3_P A4
71 228_TX3_N B5 72 228_RX3_N A3
73 GND 74 GND
75 ២២៦_CLK228_P H6 76 ២២៦_CLK228_P K6
77 ២២៦_CLK228_N H5 78 ២២៦_CLK228_N K5
79 GND 80 GND

ការ​កំណត់​ការ​កំណត់​របស់​ឧបករណ៍​ភ្ជាប់ J3

J3 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA J3 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA
1 B64_L7_N AF13 2 B64_L21_N AL9
3 B64_L7_P AE13 4 B64_L21_P AK10
5 B64_L11_N AH12 6 B64_L24_N AL8
7 B64_L11_P AG12 8 B64_L24_P AK8
9 GND L7 10 GND
11 B64_L9_N AF12 12 B64_L12_N AH11
13 B64_L9_P AE12 14 B64_L12_P AG11
15 B64_L13_N AG10 16 B64_L14_N AG9
17 B64_L13_P AF10 18 B64_L14_P AF9
19 GND L7 20 GND
21 B64_L10_N AE11 22 B64_L15_N AF8
23 B64_L10_P AD11 24 B64_L15_P AE8
25 B64_L18_N AH8 26 B64_L16_N AE10
27 B64_L18_P AH9 28 B64_L16_P AD10
29 GND L7 30 GND
31 B64_L17_N AD8 32 FPGA_TCK AC9
33 B64_L17_P AD9 34 FPGA_TDO U9
35 B64_L23_N AJ8 36 FPGA_TMS W9
37 B64_L23_P AJ9 38 FPGA_TDI V9
39 GND L7 40 GND
41 B65_T0U H23 42 B66_T3U អ៊ី២៦
43 B65_T3U K៦៥៦ 44 B66_T2U F12
45 B65_T1U N23 46 B66_T1U L9
47 B65_T2U N27 48 NC
49 GND L7 50 GND
51 224_TX0_N AN3 52 224_RX0_N AP1
53 224_TX0_P AN4 54 224_RX0_P AP2
55 GND L7 56 GND
57 224_TX1_N AM5 58 224_RX1_N AM1
59 224_TX1_P AM6 60 224_RX1_P AM2
61 GND L7 62 GND
63 224_TX2_N AL3 64 224_RX2_N AK1
65 224_TX2_P AL4 66 224_RX2_P AK2
67 GND L7 68 GND
69 224_TX3_N AK5 70 224_RX3_N AJ3
71 224_TX3_P AK6 72 224_RX3_P AJ4
73 GND L7 74 GND
75 ២២៦_CLK224_N AD5 76 ២២៦_CLK224_N AF5
77 ២២៦_CLK224_P AD6 78 ២២៦_CLK224_P AF6
79 GND L7 80 GND
81 225_TX0_N AH5 82 225_RX0_N AH1
83 225_TX0_P AH6 84 225_RX0_P AH2
85 GND L7 86 GND
87 225_TX1_N AG3 88 225_RX1_N AF1
89 225_TX1_P AG4 90 225_RX1_P AF2
91 GND L7 92 GND
93 225_TX2_N AE3 94 225_RX2_N AD1
95 225_TX2_P AE4 96 225_RX2_P AD2
97 GND L7 98 GND
99 225_TX3_N AC3 100 225_RX3_N AB1
101 225_TX3_P AC4 102 225_RX3_P AB2
103 GND L7 104 GND
105 ២២៦_CLK225_N Y5 106 ២២៦_CLK225_N AB5
107 ២២៦_CLK225_P Y6 108 ២២៦_CLK225_P AB6
109 GND L7 110 GND
111 226_TX0_N AA ៦ 112 226_RX0_N Y1
113 226_TX0_P AA ៦ 114 226_RX0_P Y2
115 GND L7 116 GND
117 226_TX1_N W3 118 226_RX1_N V1
119 226_TX1_P W4 120 226_RX1_P V2

J4 ភ្ជាប់សញ្ញារបស់ BANK48 និងសញ្ញាផ្នែកនៃ BANK64 ។ ការ​កំណត់​ការ​កំណត់​របស់​ឧបករណ៍​ភ្ជាប់ J4

J4 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA J4 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA
1 B48_L8_N AG34 2 B48_T2U AA ៦
3 B48_L8_P AF33 4 B48_T1U AE31
5 B48_L7_N AG32 6 B48_T3U វី៣៥
7 B48_L7_P AG31 8 B47_T3U U29
9 GND 10 GND
11 B48_L10_N AF34 12 B48_L18_N AD33
13 B48_L10_P AE33 14 B48_L18_P AC33
J4 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA J4 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA
1 B48_L8_N AG34 2 B48_T2U AA ៦
3 B48_L8_P AF33 4 B48_T1U AE31
5 B48_L7_N AG32 6 B48_T3U វី៣៥
7 B48_L7_P AG31 8 B47_T3U U29
9 GND 10 GND
11 B48_L10_N AF34 12 B48_L18_N AD33
13 B48_L10_P AE33 14 B48_L18_P AC33
85 NC 86 NC
87 NC 88 POWER_PG
89 GND 90 GND
91 B64_L8_N AJ13 92 B64_T1U AJ11
93 B64_L8_P AH13 94 B64_T3U AM9
95 B64_L6_N AL13 96 B64_T0U AK11
97 B64_L6_P AK13 98 B64_T2U AJ10
99 GND 100 GND
101 B64_L1_N AP10 102 B64_L2_N AP13
103 B64_L1_P AP11 104 B64_L2_P AN13
105 B64_L4_N AN12 106 B64_L22_N AP8
107 B64_L4_P AM12 108 B64_L22_P AN8
109 GND 110 GND
111 B64_L20_N AP9 112 B64_L19_N AM10
113 B64_L20_P AN9 114 B64_L19_P AL10
115 B64_L3_N AN11 116 B64_L5_N AL12
117 B64_L3_P AM11 118 B64_L5_P AK12
119 GND 120 GND

J5 ភ្ជាប់សញ្ញារបស់ BANK47 និងសញ្ញាផ្នែកនៃ BANK65 ។ ការ​កំណត់​ការ​កំណត់​របស់​ឧបករណ៍​ភ្ជាប់ J5

J5 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA J5 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA
1 B65_L10_N K៦៥៦ 2 NC
3 B65_L10_P L22 4 NC
5 B65_L6_N H24 6 B65_L23_N M21
7 B65_L6_P J23 8 B65_L23_P N21
9 GND L7 10 GND
11 B65_L19_N M22 12 NC
13 B65_L19_P N22 14 B65_L2_P G25
15 B65_L9_N K៦៥៦ 16 B65_L1_N G27
17 B65_L9_P L25 18 B65_L1_P H27
19 GND L7 20 GND
21 B65_L24_N K៦៥៦ 22 B65_L5_N H26
23 B65_L24_P K៦៥៦ 24 B65_L5_P J26
25 B65_L12_N M24 26 B65_L4_N J25
27 B65_L12_P N24 28 B65_L4_P J24
29 GND L7 30 GND
31 B65_L20_N P21 32 B65_L3_N K៦៥៦
33 B65_L20_P P20 34 B65_L3_P K៦៥៦
35 B65_L7_N L27 36 B65_L11_N M26
37 B65_L7_P M27 38 B65_L11_P M25
39 GND L7 40 GND
41 B65_L13_N N26 42 B65_L18_N P23
43 B65_L13_P P26 44 B65_L18_P R23
45 B65_L14_N P25 46 B65_L15_N R27
47 B65_L14_P P24 48 B65_L15_P T27
49 GND 50 GND
51 B65_L8_N L24 52 B65_L17_N R26
53 B65_L8_P L23 54 B65_L17_P R25
55 NC 56 B65_L16_N T25
57 NC 58 B65_L16_P T24
59 GND L7 60 GND
61 B47_L11_N AA ៦ 62 B47_L19_N វី៣៥
63 B47_L11_P Y23 64 B47_L19_P វី៣៥
65 B47_L14_N Y25 66 B47_L22_N U27
67 B47_L14_P W25 68 B47_L22_P U26
69 GND 70 GND
71 B47_L7_N AB22 72 B47_L20_N U25
73 B47_L7_P AA ៦ 74 B47_L20_P U24
75 B47_L21_N Y28 76 B47_L17_N T23
77 B47_L21_P W28 78 B47_L17_P T22
79 GND 80 GND
81 B47_L3_N AC24 82 B47_L15_N U22
83 B47_L3_P AB24 84 B47_L15_P U21
85 B47_L23_N W29 86 B47_L24_N W26
87 B47_L23_P វី៣៥ 88 B47_L24_P វី៣៥
89 GND 90 GND
91 B47_L10_N AC21 92 B47_L13_N W24
93 B47_L10_P AB21 94 B47_L13_P W23
95 B47_L5_N AB27 96 B47_L1_N Y27
97 B47_L5_P AA ៦ 98 B47_L1_P Y26
99 GND 100 GND
101 B47_L9_N AB20 102 B47_L12_N AA ៦
103 B47_L9_P AA ៦ 104 B47_L12_P AA ៦
105 B47_L4_N AC27 106 B47_L6_N AB26
107 B47_L4_P AC26 108 B47_L6_P AB25
109 GND 110 GND
111 B47_L8_N AC23 112 B47_L16_N វី៣៥
113 B47_L8_P AC22 114 B47_L16_P វី៣៥
115 B47_L2_N AD26 116 B47_L18_N W21
117 B47_L2_P AD25 118 B47_L18_P វី៣៥
119 GND 120 GND

J6 ភ្ជាប់ថាមពល 12V សញ្ញារបស់ BANK66 និងសញ្ញាផ្នែកនៃ BANK68។ ការ​កំណត់​ការ​កំណត់​របស់​ឧបករណ៍​ភ្ជាប់ J6

J6 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA J6 ម្ជុល ឈ្មោះសញ្ញា ម្ជុល FPGA
1 +12V 2 +12V
3 +12V 4 +12V
5 +12V 6 +12V
7 +12V 8 +12V
9 +12V 10 +12V
11 GND 12 GND
13 B67_L17_N ក៣១ 14 B67_L8_N ក៣១
15 B67_L17_P B20 16 B67_L8_P B25
17 B67_L16_N C22 18 B67_L6_N ក៣១
19 B67_L16_P C21 20 B67_L6_P ក៣១
21 GND 22 GND
23 B67_L15_N B22 24 B67_L13_N C23
25 B67_L15_P B21 26 B67_L13_P D23
27 B67_L11_N D25 28 B67_L12_N C24
29 B67_L11_P អ៊ី២៦ 30 B67_L12_P D24
31 GND 32 GND
33 B67_L18_N D21 34 B67_L4_N ក៣១
35 B67_L18_P D20 36 B67_L4_P B29
37 B67_L20_N អ៊ី២៦ 38 B67_L2_N B27
39 B67_L20_P អ៊ី២៦ 40 B67_L2_P C27
41 GND 42 GND
43 B67_L14_N អ៊ី២៦ 44 B67_L1_N អ៊ី២៦
45 B67_L14_P អ៊ី២៦ 46 B67_L1_P F27
47 B67_L22_N F20 48 B67_L10_N ក៣១
49 B67_L22_P G20 50 B67_L10_P B24
51 GND 52 GND
53 B67_L19_N F25 54 B67_L9_N B26
55 B67_L19_P G24 56 B67_L9_P C26
57 B67_L24_N G21 58 B67_L5_N C28
59 B67_L24_P H21 60 B67_L5_P D28
61 GND 62 GND
63 B67_L21_N F24 64 B67_L3_N D29
65 B67_L21_P F23 66 B67_L3_P អ៊ី២៦
67 B67_L23_N F22 68 B67_L7_N D26
69 B67_L23_P G22 70 B67_L7_P អ៊ី២៦
71 GND 72 GND
73 B68_T1U C16 74 B67_T1U ក៣១
75 B68_T2U H14 76 B67_T2U ក៣១
77 B68_T3U L17 78 B67_T3U H22
79 NC 80 NC

ផ្នែកទី 2៖ ក្រុមប្រឹក្សាភិបាល

ផ្នែកទី 2.1៖ ការណែនាំ

តាមរយៈការណែនាំមុខងារពីមុន អ្នកអាចយល់អំពីមុខងារនៃផ្នែកក្តារដឹកជញ្ជូន។

  • ចំណុចប្រទាក់ 2-channel fiber
  • ចំណុចប្រទាក់ 1-channel PCIEx8
  • ចំណុចប្រទាក់ USB UART 1 ឆានែល
  • ចំណុចប្រទាក់ 1-channel Ethernet RJ45
  • ចំណុចប្រទាក់ FMC ឆានែល 3
  • រន្ធដោតកាត Micro SD 1 ឆានែល
  • ចំណុចប្រទាក់ SMA 2 ឆានែល
  • EEPROM ឧបករណ៍ចាប់សញ្ញាសីតុណ្ហភាព និងសំណើម
  • JTAG ចំណុចប្រទាក់បំបាត់កំហុស
  • 7 អំពូល LED
  • 2 គ្រាប់ចុច

ផ្នែកទី 2.2៖ ចំណុចប្រទាក់ PCIE X8
ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 ត្រូវបានបំពាក់ដោយចំណុចប្រទាក់ PCIe3.0 x 8 សម្រាប់ភ្ជាប់ឧបករណ៍បញ្ជូនចំនួន 8 គូទៅនឹងម្រាមដៃមាស PCIEx8 វាអាចដឹងពីទំនាក់ទំនងទិន្នន័យរបស់ PCIEex8, PCIEex4, PCIex2 និង PCIex1 ។ ការបញ្ជូននិងទទួលសញ្ញានៃចំណុចប្រទាក់ PCIe ត្រូវបានភ្ជាប់ដោយផ្ទាល់ទៅឧបករណ៍បញ្ជូន GTP នៃ FPGA ។ បណ្តាញទាំងប្រាំបីនៃសញ្ញា TX និង RX ត្រូវបានភ្ជាប់ទៅ FPGA ក្នុងសញ្ញាឌីផេរ៉ង់ស្យែល ហើយអត្រាទំនាក់ទំនងឆានែលតែមួយអាចមានកម្រិតបញ្ជូនរហូតដល់ 8Gbps ។ ដ្យាក្រាមរចនានៃចំណុចប្រទាក់ PCIe នៃក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 FPGA ត្រូវបានបង្ហាញក្នុងរូបភាព 2-2-1 ដែលសញ្ញាបញ្ជូន TX និងសញ្ញានាឡិកាយោង CLK ត្រូវបានតភ្ជាប់ក្នុងរបៀបភ្ជាប់ AC ។

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (10)

ការកំណត់ចំណុចប្រទាក់ PCIe x8

ឈ្មោះសញ្ញា ឈ្មោះម្ជុល FPGA ម្ជុល

លេខ

ការពិពណ៌នា
PCIE_RX0_N MGTHRXN3_225 AB1 ឆានែល PCIE 0 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_RX0_P MGTHRXP3_225 AB2 ឆានែល PCIE 0 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_RX1_N MGTHRXN2_225 AD1 ឆានែល PCIE 1 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_RX1_P MGTHRXP2_225 AD2 ឆានែល PCIE 1 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_RX2_N MGTHRXN1_225 AF1 ឆានែល PCIE 2 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_RX2_P MGTHRXP1_225 AF2 ឆានែល PCIE 2 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_RX3_N MGTHRXN0_225 AH1 ឆានែល PCIE 3 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_RX3_P MGTHRXP0_225 AH2 ឆានែល PCIE 3 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_RX4_N MGTHRXN3_224 AJ3 ឆានែល PCIE 4 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_RX4_P MGTHRXP3_224 AJ4 ឆានែល PCIE 4 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_RX5_N MGTHRXN2_224 AK1 ឆានែល PCIE 5 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_RX5_P MGTHRXP2_224 AK2 ឆានែល PCIE 5 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_RX6_N MGTHRXN1_224 AM1 ឆានែល PCIE 6 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_RX6_P MGTHRXP1_224 AM2 ឆានែល PCIE 6 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_RX7_N MGTHRXN0_224 AP1 ឆានែល PCIE 7 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_RX7_P MGTHRXP0_224 AP2 ឆានែល PCIE 7 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_TX0_N MGTHTXN3_225 AC3 ឆានែល PCIE 0 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_TX0_P MGTHTXP3_225 AC4 ឆានែល PCIE 0 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_TX1_N MGTHTXN2_225 AE3 ឆានែល PCIE 1 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_TX1_P MGTHTXP2_225 AE4 ឆានែល PCIE 1 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_TX2_N MGTHTXN1_225 AG3 ឆានែល PCIE 2 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_TX2_P MGTHTXP1_225 AG4 ឆានែល PCIE 2 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_TX3_N MGTHTXN0_225 AH5 ឆានែល PCIE 3 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_TX3_P MGTHTXP0_225 AH6 ឆានែល PCIE 3 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_TX4_N MGTHTXN3_224 AK5 ឆានែល PCIE 4 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_TX4_P MGTHTXP3_224 AK6 ឆានែល PCIE 4 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_TX5_N MGTHTXN2_224 AL3 ឆានែល PCIE 5 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_TX5_P MGTHTXP2_224 AL4 ឆានែល PCIE 5 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_TX6_N MGTHTXN1_224 AM5 ឆានែល PCIE 6 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_TX6_P MGTHTXP1_224 AM6 ឆានែល PCIE 6 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_TX7_N MGTHTXN0_224 AN3 ឆានែល PCIE 7 បញ្ជូនទិន្នន័យអវិជ្ជមាន
PCIE_TX7_P MGTHTXP0_224 AN4 ឆានែល PCIE 7 បញ្ជូនទិន្នន័យវិជ្ជមាន
PCIE_CLK_N MGTREFCLK0N_225 AB5 ឆានែល PCIE យោងនាឡិកាអវិជ្ជមាន
PCIE_CLK_P MGTREFCLK0P_225 AB6 ឆានែល PCIE នាឡិកាយោងវិជ្ជមាន
PCIE_PERST IO_T3U_N12_PERSTN0_65 K៦៥៦ សញ្ញាកំណត់ឡើងវិញកាត PCIE

ផ្នែកទី 2.3៖ ចំណុចប្រទាក់ SFP+ អុបទិក

ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 FPGA មានចំណុចប្រទាក់ SFP ពីរ។ អ្នកប្រើប្រាស់អាចទិញម៉ូឌុលអុបទិក SFP (ម៉ូឌុលអុបទិក 1.25G, 2.5G, 10G នៅលើទីផ្សារ) ហើយបញ្ចូលពួកវាទៅក្នុងចំណុចប្រទាក់ខ្សែកាបអុបទិកទាំង 2 នេះសម្រាប់ការទំនាក់ទំនងទិន្នន័យខ្សែកាបអុបទិក។ ចំណុចប្រទាក់ខ្សែកាបអុបទិកចំនួន 2 ត្រូវបានភ្ជាប់គ្នាជាមួយឧបករណ៍បញ្ជូន 2 RX/TX នៃ FPGA BANK226 GTH ។ ទាំងសញ្ញា TX និងសញ្ញា RX ត្រូវបានភ្ជាប់ទៅ FPGA និងម៉ូឌុលអុបទិកតាមរយៈកុងទ័រទប់ស្កាត់ DC នៅក្នុងរបៀបសញ្ញាឌីផេរ៉ង់ស្យែល ហើយអត្រាទិន្នន័យនៃការបញ្ជូន TX នីមួយៗ និងការទទួល RX គឺខ្ពស់រហូតដល់ 16.3Gb/s ។ នាឡិកាយោងនៃឧបករណ៍បញ្ជូន GXH នៃ BANK226 ត្រូវបានផ្តល់ដោយគ្រីស្តាល់លំយោលឌីផេរ៉ង់ស្យែល 156.25M ។

ដ្យាក្រាមរចនានៃ FPGA និង SFP fiber ត្រូវបានបង្ហាញក្នុងរូបភាព 2-3-1 ខាងក្រោម

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (11)

រូបភាព 2-3-1 SFP Fiber schematic diagram
ការចាត់តាំង FPGA pin ចំណុចប្រទាក់ fiber ទី 1 មានដូចខាងក្រោម៖

ឈ្មោះសញ្ញា ម្ជុល FPGA ការពិពណ៌នា
SFP1_TX_P U4 ម៉ូឌុលអុបទិក SFP បញ្ជូនទិន្នន័យវិជ្ជមាន
SFP1_TX_N U3 ម៉ូឌុលអុបទិក SFP បញ្ជូនទិន្នន័យអវិជ្ជមាន
SFP1_RX_P T2 ម៉ូឌុលអុបទិក SFP បញ្ជូនទិន្នន័យវិជ្ជមាន
SFP1_RX_N T1 ម៉ូឌុលអុបទិក SFP បញ្ជូនទិន្នន័យអវិជ្ជមាន
SFP1_TX_DIS AN11 ការផ្ទេរម៉ូឌុលអុបទិក SFP បិទដំណើរការ សកម្មខ្ពស់។
SFP1_LOSS AP9 SFP ពន្លឺអុបទិកការបាត់បង់, កម្រិតខ្ពស់មានន័យថាគ្មានសញ្ញាពន្លឺត្រូវបានទទួល

ការចាត់តាំង FPGA pin ចំណុចប្រទាក់ fiber ទី 2 មានដូចខាងក្រោម

ឈ្មោះសញ្ញា ម្ជុល FPGA ការពិពណ៌នា
SFP2_TX_P W4 ម៉ូឌុលអុបទិក SFP បញ្ជូនទិន្នន័យវិជ្ជមាន
SFP2_TX_N W3 ម៉ូឌុលអុបទិក SFP បញ្ជូនទិន្នន័យអវិជ្ជមាន
SFP2_RX_P V2 ម៉ូឌុលអុបទិក SFP បញ្ជូនទិន្នន័យវិជ្ជមាន
SFP2_RX_N V1 ម៉ូឌុលអុបទិក SFP បញ្ជូនទិន្នន័យអវិជ្ជមាន
SFP2_TX_DIS AM11 ការផ្ទេរម៉ូឌុលអុបទិក SFP បិទដំណើរការ សកម្មខ្ពស់។
SFP2_LOSS AN9 SFP ពន្លឺអុបទិកការបាត់បង់, កម្រិតខ្ពស់មានន័យថាគ្មានសញ្ញាពន្លឺត្រូវបានទទួល


ផ្នែកទី 2.4៖ ចំណុចប្រទាក់ Gigabit Ethernet មានច្រក 1 Gigabit Ethernet នៅលើ AXKU042 FPGA Development board។ បន្ទះឈីប GPHY ប្រើប្រាស់បន្ទះឈីប KSZ9031RNX Ethernet PHY របស់ Micrel ដើម្បីផ្តល់ជូនអ្នកប្រើប្រាស់នូវសេវាកម្មទំនាក់ទំនងបណ្តាញ។ បន្ទះឈីប KSZ9031RNX គាំទ្រអត្រាបញ្ជូនបណ្តាញ 10/100/1000 Mbps និងទំនាក់ទំនងជាមួយស្រទាប់ MAC នៃប្រព័ន្ធតាមរយៈចំណុចប្រទាក់ RGMII ។ KSZ9031RNX គាំទ្រការសម្របសម្រួល MDI/MDX ការសម្របសម្រួលល្បឿនផ្សេងៗ ការសម្របសម្រួល Master/Slave និងគាំទ្រ MDIO bus សម្រាប់ការគ្រប់គ្រងការចុះឈ្មោះ PHY ។ នៅពេលដែល KSZ9031RNX ត្រូវបានបើក វានឹងរកឃើញស្ថានភាពកម្រិតនៃ IOs ជាក់លាក់មួយចំនួនដើម្បីកំណត់របៀបប្រតិបត្តិការរបស់វា។ តារាង 3-5-1 ពិពណ៌នាអំពីការកំណត់លំនាំដើម បន្ទាប់ពីបន្ទះឈីប GPHY ត្រូវបានបើក។

ការកំណត់រចនាសម្ព័ន្ធ Pin ការពិពណ៌នា តម្លៃកំណត់រចនាសម្ព័ន្ធ
PHYAD[2:0] របៀប MDIO/MDC អាសយដ្ឋាន PHY PHY Address 为 ០១១
CLK125_EN បើកការជ្រើសរើសទិន្នផលនាឡិកា 125Mhz បើក
LED_MODE ការកំណត់រចនាសម្ព័ន្ធអំពូល LED របៀបពន្លឺ LED តែមួយ
MODE0~MODE3 ភ្ជាប់​ការ​សម្រប​ខ្លួន​និង​ពេញ​លេញ​ទ្វេ

ការកំណត់រចនាសម្ព័ន្ធ

10/100/1000 អាដាប់ធ័រ, ឆបគ្នា។

ជាមួយ full-duplex, half-duplex

នៅពេលដែលបណ្តាញត្រូវបានភ្ជាប់ទៅ Gigabit Ethernet ការបញ្ជូនទិន្នន័យនៃបន្ទះឈីប FPGA និងបន្ទះឈីប PHY KSZ9031RNX ត្រូវបានទាក់ទងតាមរយៈឡានក្រុង RGMII នាឡិកាបញ្ជូនគឺ 125Mhz ហើយទិន្នន័យគឺ sampបានដឹកនាំនៅលើគែមកើនឡើងនិងការធ្លាក់ចុះ samples នៃនាឡិកា។ នៅពេលដែលបណ្តាញត្រូវបានភ្ជាប់ទៅ 100M Ethernet ការបញ្ជូនទិន្នន័យនៃបន្ទះឈីប FPGA និងបន្ទះឈីប PHY KSZ9031RNX ត្រូវបានទាក់ទងតាមរយៈឡានក្រុង RMII ហើយនាឡិកាបញ្ជូនគឺ 25Mhz ។ ទិន្នន័យគឺ sampបានដឹកនាំនៅលើគែមកើនឡើងនិងការធ្លាក់ចុះ samples នៃនាឡិកា។ ដ្យាក្រាមតភ្ជាប់បន្ទះឈីប Ethernet PHY ដូចបង្ហាញក្នុងរូបភាព 2-4-1៖

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (12)

រូបភាព 2-4-1 ដ្យាក្រាមគ្រោងការណ៍
ការកំណត់ចំណុចប្រទាក់ Gigabit Ethernet មានដូចខាងក្រោម៖

ឈ្មោះសញ្ញា ឈ្មោះម្ជុល FPGA ពិនលេខ ការពិពណ៌នា
PHY_GTXC B48_L21_N W34 អ៊ីសឺរណិត 1 នាឡិកាបញ្ជូន
PHY_TXD0 B48_L18_N AD33 អ៊ីសឺរណិត 1 បញ្ជូនទិន្នន័យប៊ីត
PHY_TXD1 B48_L18_P AC33 អ៊ីសឺរណិត 1 បញ្ជូនទិន្នន័យ bit1
PHY_TXD2 B48_L23_N វី៣៥ អ៊ីសឺរណិត 1 បញ្ជូនទិន្នន័យ bit2
PHY_TXD3 B48_L23_P U34 អ៊ីសឺរណិត 1 បញ្ជូនទិន្នន័យ bit3
PHY_TXEN B48_L21_P វី៣៥ អ៊ីសឺរណិត 1 បញ្ជូន បើកសញ្ញា
PHY_RXC B48_L12_P AC31 អ៊ីសឺរណិត 1 ទទួលនាឡិកា
PHY_RXD3 B48_L17_N AB34 អ៊ីសឺរណិត 1 ទទួលទិន្នន័យ Bit0
PHY_RXD2 B48_L17_P AA ៦ អ៊ីសឺរណិត 1 ទទួលទិន្នន័យ Bit1
PHY_RXD1 B48_L15_N AD34 អ៊ីសឺរណិត 1 ទទួលទិន្នន័យ Bit2
PHY_RXD0 B48_L15_P AC34 អ៊ីសឺរណិត 1 ទទួលទិន្នន័យ Bit3
PHY_RXDV B48_L12_N AC32 អ៊ីសឺរណិត 1 ទទួលសញ្ញាអនុញ្ញាត
PHY_MDC B48_T2U AA ៦ នាឡិកាគ្រប់គ្រងអ៊ីសឺរណិត 1MDIO
PHY_MDIO B48_T1U AE31 ទិន្នន័យគ្រប់គ្រង Ethernet 1MDIO
PHY_RESET B48_T3U វី៣៥ កំណត់ឡើងវិញនូវបន្ទះឈីបអ៊ីសឺរណិត

ផ្នែកទី 2.5៖ USB ទៅ Serial Port
ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 FPGA ត្រូវបានបំពាក់ដោយចំណុចប្រទាក់ UART ទៅ USB សម្រាប់ការទំនាក់ទំនងសៀរៀល និងការបំបាត់កំហុសនៃក្រុមប្រឹក្សាអភិវឌ្ឍន៍។ បន្ទះឈីបបម្លែងប្រើបន្ទះឈីប USB-UAR របស់ Silicon Labs CP2102GM ។ បន្ទះឈីបសៀរៀល CP2102 និង FPGA ត្រូវបានភ្ជាប់ដោយបន្ទះឈីបផ្លាស់ប្តូរកម្រិតដើម្បីសម្របទៅនឹង FPGA BANK vol ផ្សេងគ្នា។tages. ចំណុចប្រទាក់ USB ប្រើចំណុចប្រទាក់ MINI USB ដែលអាចភ្ជាប់ទៅច្រក USB នៃកុំព្យូទ័រខាងលើសម្រាប់ការទំនាក់ទំនងទិន្នន័យសៀរៀលនៅលើបន្ទះអភិវឌ្ឍន៍ FPGA ជាមួយនឹងខ្សែ USB ។ ដ្យាក្រាមគ្រោងការណ៍នៃការរចនាសៀគ្វី USB Uart ត្រូវបានបង្ហាញខាងក្រោមនៅក្នុងតារាង 6-1:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (13)

រូបភាពទី 2-5-1 ដ្យាក្រាមគ្រោងការណ៍នៃច្រកសៀរៀល USB ទៅ serial port pin assignment

ឈ្មោះសញ្ញា ឈ្មោះម្ជុល FPGA ម្ជុល

លេខ

ការពិពណ៌នា
UART_RXD B64_T1U AJ11 ការបញ្ចូលទិន្នន័យ Uart
UART_TXD B64_T3U AM9 ទិន្នផល​ទិន្នន័យ Uart

ផ្នែកទី 2.6៖ ច្រកពង្រីក FMC
ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 FPGA ភ្ជាប់មកជាមួយច្រកពង្រីក FMC LPC ស្តង់ដារពីរ និងច្រកពង្រីក FMC HPC ស្តង់ដារមួយដែលអាចភ្ជាប់ទៅម៉ូឌុល FMC ផ្សេងៗនៃ XILINX ឬ ALINX (ម៉ូឌុលបញ្ចូល និងទិន្នផល HDMI ម៉ូឌុលកាមេរ៉ាកែវយឹត ម៉ូឌុល AD ល្បឿនលឿន។ល។ .) ច្រកពង្រីក LPC FMC1 មាន 36 គូនៃសញ្ញាឌីផេរ៉ង់ស្យែល ដែលត្រូវបានភ្ជាប់រៀងៗខ្លួនទៅនឹង IO នៃ BANK47 និង BANK48 នៃបន្ទះឈីប FPGA ។ កម្រិត IO នៃ BANK47 និង BANK48 គឺ 1.8V ហើយមិនអាចកែប្រែបានទេ។

សញ្ញាបញ្ជូន GTH ល្បឿន 1 គូត្រូវបានភ្ជាប់ទៅ BNAK226 ។ ច្រកពង្រីក LPC FMC2 មាន ​​36 គូនៃសញ្ញាឌីផេរ៉ង់ស្យែល ដែលត្រូវបានភ្ជាប់រៀងៗខ្លួនទៅនឹង IO នៃ BANK64 និង BANK65 នៃបន្ទះឈីប FPGA ។ ស្តង់ដារកម្រិតត្រូវបានកំណត់ដោយវ៉ុលtage VADJ របស់ធនាគារ ហើយលំនាំដើមគឺ 3.3V ។ ច្រកពង្រីក FMC HPC មាន 58 គូនៃសញ្ញា IO ឌីផេរ៉ង់ស្យែល ដែលត្រូវបានភ្ជាប់រៀងៗខ្លួនទៅនឹងបន្ទះសៀគ្វី FPGA BANK66, BANK67, និង BANK68 និងវ៉ុលtagអ៊ីស្តង់ដារគឺ 1.8V ។ សញ្ញាបញ្ជូន GTH ល្បឿនលឿនចំនួន 8 ត្រូវបានភ្ជាប់ទៅ IO នៃបន្ទះឈីប FPGA BANK227 និង BANK228។ ដ្យាក្រាមគ្រោងការណ៍នៃឧបករណ៍ភ្ជាប់ FPGA និង FMC LPC ត្រូវបានបង្ហាញក្នុងរូបភាព 2-6-1, 2-6-2 និង 2-6-3៖

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (14)ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (15)

រូបភាពទី 2-6-3 HPC FMC3 ដ្យាក្រាមគំនូសតាង
ទី 1 FMC LPC Connectors Pin Assignment

ឈ្មោះសញ្ញា ឈ្មោះពិន ពិនលេខ ការពិពណ៌នា
FMC1_LPC_CLK0_N B47_L11_N AA ៦ សេចក្តីយោង FMC យោងទី 1 នាឡិកា N
FMC1_LPC_CLK0_P B47_L11_P Y23 សេចក្តីយោង FMC យោងទី 1 នាឡិកា P
FMC1_LPC_CLK1_N B48_L14_N AB31 សេចក្តីយោង FMC សេចក្តីយោងទី 2 នាឡិកា N
FMC1_LPC_CLK1_P B48_L14_P AB30 សេចក្តីយោង FMC យោងទី 2 នាឡិកា P
FMC1_LPC_LA00_CC_N B47_L13_N W24 ឯកសារយោង FMC 0th Data ( Clock ) N
FMC1_LPC_LA00_CC_P B47_L13_P W23 ឯកសារយោង FMC ទិន្នន័យទី 0 (នាឡិកា) P
FMC1_LPC_LA01_CC_N B47_L12_N AA ៦ ឯកសារយោង FMC ទិន្នន័យទី 1 (នាឡិកា) N
FMC1_LPC_LA01_CC_P B47_L12_P AA ៦ ឯកសារយោង FMC ទិន្នន័យទី 1 (នាឡិកា) P
FMC1_LPC_LA02_N B47_L18_N W21 ឯកសារយោង FMC ទិន្នន័យទី 2 N
FMC1_LPC_LA02_P B47_L18_P វី៣៥ ឯកសារយោង FMC ទិន្នន័យទី 2 P
FMC1_LPC_LA03_N B47_L16_N វី៣៥ ឯកសារយោង FMC ទិន្នន័យទី 3 N
FMC1_LPC_LA03_P B47_L16_P វី៣៥ ឯកសារយោង FMC ទិន្នន័យទី 3 P
FMC1_LPC_LA04_N B47_L6_N AB26 ឯកសារយោង FMC ទី 4 ទិន្នន័យ N
FMC1_LPC_LA04_P B47_L6_P AB25 ឯកសារយោង FMC ទិន្នន័យទី 4 P
FMC1_LPC_LA05_N B47_L23_N W29 ឯកសារយោង FMC ទី 5 ទិន្នន័យ N
FMC1_LPC_LA05_P B47_L23_P វី៣៥ ឯកសារយោង FMC ទិន្នន័យទី 5 P
FMC1_LPC_LA06_N B47_L1_N Y27 ឯកសារយោង FMC ទី 6 ទិន្នន័យ N
FMC1_LPC_LA06_P B47_L1_P Y26 ឯកសារយោង FMC ទិន្នន័យទី 6 P
FMC1_LPC_LA07_N B47_L15_N U22 ឯកសារយោង FMC ទី 7 ទិន្នន័យ N
FMC1_LPC_LA07_P B47_L15_P U21 ឯកសារយោង FMC ទិន្នន័យទី 7 P
FMC1_LPC_LA08_N B47_L24_N W26 ឯកសារយោង FMC ទី 8 ទិន្នន័យ N
FMC1_LPC_LA08_P B47_L24_P វី៣៥ ឯកសារយោង FMC ទិន្នន័យទី 8 P
FMC1_LPC_LA09_N B47_L17_N T23 ឯកសារយោង FMC ទី 9 ទិន្នន័យ N
FMC1_LPC_LA09_P B47_L17_P T22 ឯកសារយោង FMC ទិន្នន័យទី 9 P
FMC1_LPC_LA10_N B47_L20_N U25 ឯកសារយោង FMC ទី 10 ទិន្នន័យ N
FMC1_LPC_LA10_P B47_L20_P U24 ឯកសារយោង FMC ទិន្នន័យទី 10 P
FMC1_LPC_LA11_N B47_L3_N AC24 ឯកសារយោង FMC ទី 11 ទិន្នន័យ N
FMC1_LPC_LA11_P B47_L3_P AB24 ឯកសារយោង FMC ទិន្នន័យទី 11 P
FMC1_LPC_LA12_N B47_L22_N U27 ឯកសារយោង FMC ទី 12 ទិន្នន័យ N
FMC1_LPC_LA12_P B47_L22_P U26 ឯកសារយោង FMC ទិន្នន័យទី 12 P
FMC1_LPC_LA13_N B47_L21_N Y28 ឯកសារយោង FMC ទី 13 ទិន្នន័យ N
FMC1_LPC_LA13_P B47_L21_P W28 ឯកសារយោង FMC ទិន្នន័យទី 13 P
FMC1_LPC_LA14_N B47_L19_N វី៣៥ ឯកសារយោង FMC ទី 14 ទិន្នន័យ N
FMC1_LPC_LA14_P B47_L19_P វី៣៥ ឯកសារយោង FMC ទិន្នន័យទី 14 P
FMC1_LPC_LA15_N B47_L14_N Y25 ឯកសារយោង FMC ទី 15 ទិន្នន័យ N
FMC1_LPC_LA15_P B47_L14_P W25 ឯកសារយោង FMC ទិន្នន័យទី 15 P
FMC1_LPC_LA16_N B47_L7_N AB22 ឯកសារយោង FMC ទី 16 ទិន្នន័យ N
FMC1_LPC_LA16_P B47_L7_P AA ៦ ឯកសារយោង FMC ទិន្នន័យទី 16 P
FMC1_LPC_LA17_CC_N B48_L13_N AB32 ឯកសារយោង FMC ទី 17 ទិន្នន័យ (នាឡិកា) N
FMC1_LPC_LA17_CC_P B48_L13_P AA ៦ ឯកសារយោង FMC ទិន្នន័យទី 17 (នាឡិកា) P
FMC1_LPC_LA18_CC_N B48_L11_N AD31 ឯកសារយោង FMC ទី 18 ទិន្នន័យ (នាឡិកា) N
FMC1_LPC_LA18_CC_P B48_L11_P AD30 ឯកសារយោង FMC ទិន្នន័យទី 18 (នាឡិកា) P
FMC1_LPC_LA19_N B48_L16_N AB29 ឯកសារយោង FMC ទី 19 ទិន្នន័យ N
FMC1_LPC_LA19_P B48_L16_P AA ៦ ឯកសារយោង FMC ទិន្នន័យទី 19 P
FMC1_LPC_LA20_N B48_L24_N W31 ឯកសារយោង FMC ទី 20 ទិន្នន័យ N
FMC1_LPC_LA20_P B48_L24_P វី៣៥ ឯកសារយោង FMC ទិន្នន័យទី 20 P
FMC1_LPC_LA21_N B48_L6_N AG30 ឯកសារយោង FMC ទិន្នន័យទី 21 N
FMC1_LPC_LA21_P B48_L6_P AF30 ឯកសារយោង FMC ទិន្នន័យទី 21 P
FMC1_LPC_LA22_N B48_L5_N AE30 ឯកសារយោង FMC ទិន្នន័យទី 22 N
FMC1_LPC_LA22_P B48_L5_P AD29 ឯកសារយោង FMC ទិន្នន័យទី 22 P
FMC1_LPC_LA23_N B48_L8_N AG34 ឯកសារយោង FMC ទី 23 ទិន្នន័យ N
FMC1_LPC_LA23_P B48_L8_P AF33 ឯកសារយោង FMC ទិន្នន័យទី 23 P
FMC1_LPC_LA24_N B48_L4_N AG29 ឯកសារយោង FMC ទី 24 ទិន្នន័យ N
FMC1_LPC_LA24_P B48_L4_P AF29 ឯកសារយោង FMC ទិន្នន័យទី 24 P
FMC1_LPC_LA25_N B48_L9_N AF32 ឯកសារយោង FMC ទី 25 ទិន្នន័យ N
FMC1_LPC_LA25_P B48_L9_P AE32 ឯកសារយោង FMC ទិន្នន័យទី 25 P
FMC1_LPC_LA26_N B48_L7_N AG32 ឯកសារយោង FMC ទី 26 ទិន្នន័យ N
FMC1_LPC_LA26_P B48_L7_P AG31 ឯកសារយោង FMC ទិន្នន័យទី 26 P
FMC1_LPC_LA27_N B48_L10_N AF34 ឯកសារយោង FMC ទី 27 ទិន្នន័យ N
FMC1_LPC_LA27_P B48_L10_P AE33 ឯកសារយោង FMC ទី 27 ទិន្នន័យ N
FMC1_LPC_LA28_N B48_L1_N AF27 ឯកសារយោង FMC ទី 28 ទិន្នន័យ N
FMC1_LPC_LA28_P B48_L1_P AE27 ឯកសារយោង FMC ទិន្នន័យទី 28 P
FMC1_LPC_LA29_N B48_L2_N AF28 ឯកសារយោង FMC ទី 29 ទិន្នន័យ N
FMC1_LPC_LA29_P B48_L2_P AE28 ឯកសារយោង FMC ទិន្នន័យទី 29 P
FMC1_LPC_LA30_N B48_L3_N AD28 ឯកសារយោង FMC ទី 30 ទិន្នន័យ N
FMC1_LPC_LA30_P B48_L3_P AC28 ឯកសារយោង FMC ទិន្នន័យទី 30 P
FMC1_LPC_LA31_N B48_L19_N Y33 ឯកសារយោង FMC ទិន្នន័យទី 31 N
FMC1_LPC_LA31_P B48_L19_P W33 ឯកសារយោង FMC ទិន្នន័យទី 31 P
FMC1_LPC_LA32_N B48_L22_N Y32 ឯកសារយោង FMC ទិន្នន័យទី 32 N
FMC1_LPC_LA32_P B48_L22_P Y31 ឯកសារយោង FMC ទិន្នន័យទី 32 P
FMC1_LPC_LA09_N B47_L17_N T23 ឯកសារយោង FMC ទី 9 ទិន្នន័យ N
FMC1_LPC_LA09_P B47_L17_P T22 ឯកសារយោង FMC ទិន្នន័យទី 9 P
FMC1_LPC_LA10_N B47_L20_N U25 ឯកសារយោង FMC ទី 10 ទិន្នន័យ N
FMC1_LPC_LA10_P B47_L20_P U24 ឯកសារយោង FMC ទិន្នន័យទី 10 P
FMC1_LPC_LA11_N B47_L3_N AC24 ឯកសារយោង FMC ទី 11 ទិន្នន័យ N
FMC1_LPC_LA11_P B47_L3_P AB24 ឯកសារយោង FMC ទិន្នន័យទី 11 P
FMC1_LPC_LA12_N B47_L22_N U27 ឯកសារយោង FMC ទី 12 ទិន្នន័យ N
FMC1_LPC_LA12_P B47_L22_P U26 ឯកសារយោង FMC ទិន្នន័យទី 12 P
FMC1_LPC_LA13_N B47_L21_N Y28 ឯកសារយោង FMC ទី 13 ទិន្នន័យ N
FMC1_LPC_LA13_P B47_L21_P W28 ឯកសារយោង FMC ទិន្នន័យទី 13 P
FMC1_LPC_LA14_N B47_L19_N វី៣៥ ឯកសារយោង FMC ទី 14 ទិន្នន័យ N
FMC1_LPC_LA14_P B47_L19_P វី៣៥ ឯកសារយោង FMC ទិន្នន័យទី 14 P
FMC1_LPC_LA15_N B47_L14_N Y25 ឯកសារយោង FMC ទី 15 ទិន្នន័យ N
FMC1_LPC_LA15_P B47_L14_P W25 ឯកសារយោង FMC ទិន្នន័យទី 15 P
FMC1_LPC_LA16_N B47_L7_N AB22 ឯកសារយោង FMC ទី 16 ទិន្នន័យ N
FMC1_LPC_LA16_P B47_L7_P AA ៦ ឯកសារយោង FMC ទិន្នន័យទី 16 P
FMC1_LPC_LA17_CC_N B48_L13_N AB32 ឯកសារយោង FMC ទី 17 ទិន្នន័យ (នាឡិកា) N
FMC1_LPC_LA17_CC_P B48_L13_P AA ៦ ឯកសារយោង FMC ទិន្នន័យទី 17 (នាឡិកា) P
FMC1_LPC_LA18_CC_N B48_L11_N AD31 ឯកសារយោង FMC ទី 18 ទិន្នន័យ (នាឡិកា) N
FMC1_LPC_LA18_CC_P B48_L11_P AD30 ឯកសារយោង FMC ទិន្នន័យទី 18 (នាឡិកា) P
FMC1_LPC_LA19_N B48_L16_N AB29 ឯកសារយោង FMC ទី 19 ទិន្នន័យ N
FMC1_LPC_LA19_P B48_L16_P AA ៦ ឯកសារយោង FMC ទិន្នន័យទី 19 P
FMC1_LPC_LA20_N B48_L24_N W31 ឯកសារយោង FMC ទី 20 ទិន្នន័យ N
FMC1_LPC_LA20_P B48_L24_P វី៣៥ ឯកសារយោង FMC ទិន្នន័យទី 20 P
FMC1_LPC_LA21_N B48_L6_N AG30 ឯកសារយោង FMC ទិន្នន័យទី 21 N
FMC1_LPC_LA21_P B48_L6_P AF30 ឯកសារយោង FMC ទិន្នន័យទី 21 P
FMC1_LPC_LA22_N B48_L5_N AE30 ឯកសារយោង FMC ទិន្នន័យទី 22 N
FMC1_LPC_LA22_P B48_L5_P AD29 ឯកសារយោង FMC ទិន្នន័យទី 22 P
FMC1_LPC_LA23_N B48_L8_N AG34 ឯកសារយោង FMC ទី 23 ទិន្នន័យ N
FMC1_LPC_LA23_P B48_L8_P AF33 ឯកសារយោង FMC ទិន្នន័យទី 23 P
FMC1_LPC_LA24_N B48_L4_N AG29 ឯកសារយោង FMC ទី 24 ទិន្នន័យ N
FMC1_LPC_LA24_P B48_L4_P AF29 ឯកសារយោង FMC ទិន្នន័យទី 24 P
FMC1_LPC_LA25_N B48_L9_N AF32 ឯកសារយោង FMC ទី 25 ទិន្នន័យ N
FMC1_LPC_LA25_P B48_L9_P AE32 ឯកសារយោង FMC ទិន្នន័យទី 25 P
FMC1_LPC_LA26_N B48_L7_N AG32 ឯកសារយោង FMC ទី 26 ទិន្នន័យ N
FMC1_LPC_LA26_P B48_L7_P AG31 ឯកសារយោង FMC ទិន្នន័យទី 26 P
FMC1_LPC_LA27_N B48_L10_N AF34 ឯកសារយោង FMC ទី 27 ទិន្នន័យ N
FMC1_LPC_LA27_P B48_L10_P AE33 ឯកសារយោង FMC ទី 27 ទិន្នន័យ N
FMC1_LPC_LA28_N B48_L1_N AF27 ឯកសារយោង FMC ទី 28 ទិន្នន័យ N
FMC1_LPC_LA28_P B48_L1_P AE27 ឯកសារយោង FMC ទិន្នន័យទី 28 P
FMC1_LPC_LA29_N B48_L2_N AF28 ឯកសារយោង FMC ទី 29 ទិន្នន័យ N
FMC1_LPC_LA29_P B48_L2_P AE28 ឯកសារយោង FMC ទិន្នន័យទី 29 P
FMC1_LPC_LA30_N B48_L3_N AD28 ឯកសារយោង FMC ទី 30 ទិន្នន័យ N
FMC1_LPC_LA30_P B48_L3_P AC28 ឯកសារយោង FMC ទិន្នន័យទី 30 P
FMC1_LPC_LA31_N B48_L19_N Y33 ឯកសារយោង FMC ទិន្នន័យទី 31 N
FMC1_LPC_LA31_P B48_L19_P W33 ឯកសារយោង FMC ទិន្នន័យទី 31 P
FMC1_LPC_LA32_N B48_L22_N Y32 ឯកសារយោង FMC ទិន្នន័យទី 32 N
FMC1_LPC_LA32_P B48_L22_P Y31 ឯកសារយោង FMC ទិន្នន័យទី 32 P

ការចាត់តាំងម្ជុលឧបករណ៍ភ្ជាប់ FMC LPC ទី 2 មានដូចខាងក្រោម

ឈ្មោះសញ្ញា ឈ្មោះពិន ពិនលេខ ការពិពណ៌នា
FMC2_LPC_CLK0_N B65_L13_N N26 សេចក្តីយោង FMC យោងទី 1 នាឡិកា N
FMC2_LPC_CLK0_P B65_L13_P P26 សេចក្តីយោង FMC យោងទី 1 នាឡិកា P
FMC2_LPC_CLK1_N B64_L11_N AH12 សេចក្តីយោង FMC សេចក្តីយោងទី 2 នាឡិកា N
FMC2_LPC_CLK1_P B64_L11_P AG12 សេចក្តីយោង FMC យោងទី 2 នាឡិកា P
FMC2_LPC_LA00_CC_N B65_L14_N P25 ឯកសារយោង FMC 0th Data ( Clock ) N
FMC2_LPC_LA00_CC_P B65_L14_P P24 ឯកសារយោង FMC ទិន្នន័យទី 0 (នាឡិកា) P
FMC2_LPC_LA01_CC_N B65_L11_N M26 ឯកសារយោង FMC ទិន្នន័យទី 1 (នាឡិកា) N
FMC2_LPC_LA01_CC_P B65_L11_P M25 ឯកសារយោង FMC ទិន្នន័យទី 1 (នាឡិកា) P
FMC2_LPC_LA02_N B65_L17_N R26 ឯកសារយោង FMC ទិន្នន័យទី 2 N
FMC2_LPC_LA02_P B65_L17_P R25 ឯកសារយោង FMC ទិន្នន័យទី 2 P
FMC2_LPC_LA03_N B65_L7_N L27 ឯកសារយោង FMC ទិន្នន័យទី 3 N
FMC2_LPC_LA03_P B65_L7_P M27 ឯកសារយោង FMC ទិន្នន័យទី 3 P
FMC2_LPC_LA04_N B65_L15_N R27 ឯកសារយោង FMC ទី 4 ទិន្នន័យ N
FMC2_LPC_LA04_P B65_L15_P T27 ឯកសារយោង FMC ទិន្នន័យទី 4 P
FMC2_LPC_LA05_N B65_L4_N J25 ឯកសារយោង FMC ទី 5 ទិន្នន័យ N
FMC2_LPC_LA05_P B65_L4_P J24 ឯកសារយោង FMC ទិន្នន័យទី 5 P
FMC2_LPC_LA06_N B65_L3_N K៦៥៦ ឯកសារយោង FMC ទី 6 ទិន្នន័យ N
FMC2_LPC_LA06_P B65_L3_P K៦៥៦ ឯកសារយោង FMC ទិន្នន័យទី 6 P
FMC2_LPC_LA07_N B65_L5_N H26 ឯកសារយោង FMC ទី 7 ទិន្នន័យ N
FMC2_LPC_LA07_P B65_L5_P J26 ឯកសារយោង FMC ទិន្នន័យទី 7 P
FMC2_LPC_LA08_N B65_L18_N P23 ឯកសារយោង FMC ទី 8 ទិន្នន័យ N
FMC2_LPC_LA08_P B65_L18_P R23 ឯកសារយោង FMC ទិន្នន័យទី 8 P
FMC2_LPC_LA09_N B65_L1_N G27 ឯកសារយោង FMC ទី 9 ទិន្នន័យ N
FMC2_LPC_LA09_P B65_L1_P H27 ឯកសារយោង FMC ទិន្នន័យទី 9 P
FMC2_LPC_LA10_N B65_L20_N P21 ឯកសារយោង FMC ទី 10 ទិន្នន័យ N
FMC2_LPC_LA10_P B65_L20_P P20 ឯកសារយោង FMC ទិន្នន័យទី 10 P
FMC2_LPC_LA11_N B65_L9_N K៦៥៦ ឯកសារយោង FMC ទី 11 ទិន្នន័យ N
FMC2_LPC_LA11_P B65_L9_P L25 ឯកសារយោង FMC ទិន្នន័យទី 11 P
FMC2_LPC_LA12_N B65_L12_N M24 ឯកសារយោង FMC ទី 12 ទិន្នន័យ N
FMC2_LPC_LA12_P B65_L12_P N24 ឯកសារយោង FMC ទិន្នន័យទី 12 P
FMC2_LPC_LA13_N B65_L19_N M22 ឯកសារយោង FMC ទី 13 ទិន្នន័យ N
FMC2_LPC_LA13_P B65_L19_P N22 ឯកសារយោង FMC ទិន្នន័យទី 13 P
FMC2_LPC_LA14_N B65_L23_N M21 ឯកសារយោង FMC ទី 14 ទិន្នន័យ N
FMC2_LPC_LA14_P B65_L23_P N21 ឯកសារយោង FMC ទិន្នន័យទី 14 P
FMC2_LPC_LA15_N B65_L10_N K៦៥៦ ឯកសារយោង FMC ទី 15 ទិន្នន័យ N
FMC2_LPC_LA15_P B65_L10_P L22 ឯកសារយោង FMC ទិន្នន័យទី 15 P
FMC2_LPC_LA16_N B65_L6_N H24 ឯកសារយោង FMC ទី 16 ទិន្នន័យ N
FMC2_LPC_LA16_P B65_L6_P J23 ឯកសារយោង FMC ទិន្នន័យទី 16 P
FMC2_LPC_LA17_CC_N B64_L13_N AG10 ឯកសារយោង FMC ទី 17 ទិន្នន័យ (នាឡិកា) N
FMC2_LPC_LA17_CC_P B64_L13_P AF10 ឯកសារយោង FMC ទិន្នន័យទី 17 (នាឡិកា) P
FMC2_LPC_LA18_CC_N B64_L12_N AH11 ឯកសារយោង FMC ទី 18 ទិន្នន័យ (នាឡិកា) N
FMC2_LPC_LA18_CC_P B64_L12_P AG11 ឯកសារយោង FMC ទិន្នន័យទី 18 (នាឡិកា) P
FMC2_LPC_LA19_N B64_L17_N AD8 ឯកសារយោង FMC19th Data N
FMC2_LPC_LA19_P B64_L17_P AD9 ឯកសារយោង FMC19th Data P
FMC2_LPC_LA20_N B64_L23_N AJ8 ឯកសារយោង FMC ទី 20 ទិន្នន័យ N
FMC2_LPC_LA20_P B64_L23_P AJ9 ឯកសារយោង FMC ទិន្នន័យទី 20 P
FMC2_LPC_LA21_N B64_L14_N AG9 ឯកសារយោង FMC ទិន្នន័យទី 21 N
FMC2_LPC_LA21_P B64_L14_P AF9 ឯកសារយោង FMC ទិន្នន័យទី 21 P
FMC2_LPC_LA22_N B64_L15_N AF8 ឯកសារយោង FMC ទិន្នន័យទី 22 N
FMC2_LPC_LA22_P B64_L15_P AE8 ឯកសារយោង FMC ទិន្នន័យទី 22 P
FMC2_LPC_LA23_N B64_L16_N AE10 ឯកសារយោង FMC ទិន្នន័យទី 23 N
FMC2_LPC_LA23_P B64_L16_P AD10 ឯកសារយោង FMC ទិន្នន័យទី 23 P
FMC2_LPC_LA24_N B64_L1_N AP10 ឯកសារយោង FMC ទី 24 ទិន្នន័យ N
FMC2_LPC_LA24_P B64_L1_P AP11 ឯកសារយោង FMC ទិន្នន័យទី 24 P
FMC2_LPC_LA25_N B64_L4_N AN12 ឯកសារយោង FMC ទី 25 ទិន្នន័យ N
FMC2_LPC_LA25_P B64_L4_P AM12 ឯកសារយោង FMC ទិន្នន័យទី 25 P
FMC2_LPC_LA26_N B64_L21_N AL9 ឯកសារយោង FMC ទី 26 ទិន្នន័យ N
FMC2_LPC_LA26_P B64_L21_P AK10 ឯកសារយោង FMC ទិន្នន័យទី 26 P
FMC2_LPC_LA27_N B64_L24_N AL8 ឯកសារយោង FMC ទី 27 ទិន្នន័យ N
FMC2_LPC_LA27_P B64_L24_P AK8 ឯកសារយោង FMC ទិន្នន័យទី 27 P
FMC2_LPC_LA28_N B64_L18_N AH8 ឯកសារយោង FMC ទី 28 ទិន្នន័យ N
FMC2_LPC_LA28_P B64_L18_P AH9 ឯកសារយោង FMC ទិន្នន័យទី 28 P
FMC2_LPC_LA29_N B64_L6_N AL13 ឯកសារយោង FMC ទី 29 ទិន្នន័យ N
FMC2_LPC_LA29_P B64_L6_P AK13 ឯកសារយោង FMC ទិន្នន័យទី 29 P
FMC2_LPC_LA30_N B64_L8_N AJ13 ឯកសារយោង FMC ទី 30 ទិន្នន័យ N
FMC2_LPC_LA30_P B64_L8_P AH13 ឯកសារយោង FMC ទិន្នន័យទី 30 P
FMC2_LPC_LA31_N B64_L10_N AE11 ឯកសារយោង FMC ទិន្នន័យទី 31 N
FMC2_LPC_LA31_P B64_L10_P AD11 ឯកសារយោង FMC ទិន្នន័យទី 31 P
FMC2_LPC_LA32_N B64_L7_N AF13 ឯកសារយោង FMC ទិន្នន័យទី 32 N
FMC2_LPC_LA32_P B64_L7_P AE13 ឯកសារយោង FMC ទិន្នន័យទី 32 P
FMC2_LPC_LA33_N B64_L9_N AF12 ឯកសារយោង FMC ទិន្នន័យទី 33 N
FMC2_LPC_LA33_P B64_L9_P AE12 ឯកសារយោង FMC ទិន្នន័យទី 33 P
FMC2_LPC_SCL B65_L24_N K៦៥៦ នាឡិកាឡានក្រុង FMC I2C
FMC2_LPC_SDA B65_L24_P K៦៥៦ ទិន្នន័យឡានក្រុង FMC I2C

ការចាត់តាំងម្ជុលឧបករណ៍ភ្ជាប់ FMC LPC ទី 3 មានដូចខាងក្រោម

ឈ្មោះសញ្ញា ឈ្មោះពិន ពិនលេខ ការពិពណ៌នា
FMC_HPC_CLK0_M2C_N B67_L11_N D25 FMC 0th Input reference (នាឡិកា) N
FMC_HPC_CLK0_M2C_P B67_L11_P អ៊ី២៦ FMC 0th Input reference (នាឡិកា) P
FMC_HPC_CLK1_M2C_N B66_L13_N G11 FMC 1st Input reference (នាឡិកា) N
FMC_HPC_CLK1_M2C_P B66_L13_P H11 FMC 1st Input reference (នាឡិកា) P
FMC_HPC_LA00_CC_N B67_L14_N អ៊ី២៦ FMC LA 0th Data (នាឡិកា) N
FMC_HPC_LA00_CC_P B67_L14_P អ៊ី២៦ FMC LA 0th Data (នាឡិកា) P
FMC_HPC_LA01_CC_N B67_L13_N C23 FMC LA ទិន្នន័យទី 1 (នាឡិកា) N
FMC_HPC_LA01_CC_P B67_L13_P D23 FMC LA ទិន្នន័យទី 1 (នាឡិកា) P
FMC_HPC_LA02_N B67_L8_N ក៣១ FMC LA ទិន្នន័យទី 2 N
FMC_HPC_LA02_P B67_L8_P B25 FMC LA ទិន្នន័យទី 2 P
FMC_HPC_LA03_N B67_L6_N ក៣១ FMC LA ទិន្នន័យទី 3 N
FMC_HPC_LA03_P B67_L6_P ក៣១ FMC LA ទិន្នន័យទី 3 P
FMC_HPC_LA04_N B67_L2_N B27 FMC LA ទិន្នន័យទី 4 N
FMC_HPC_LA04_P B67_L2_P C27 FMC LA ទិន្នន័យទី 4 P
FMC_HPC_LA05_N B67_L12_N C24 FMC LA ទិន្នន័យទី 5 N
FMC_HPC_LA05_P B67_L12_P D24 FMC LA ទិន្នន័យទី 5 P
FMC_HPC_LA06_N B67_L4_N ក៣១ FMC LA ទិន្នន័យទី 6 P
FMC_HPC_LA06_P B67_L4_P B29 FMC LA ទិន្នន័យទី 6 P
FMC_HPC_LA07_N B67_L5_N C28 FMC LA ទិន្នន័យទី 7 N
FMC_HPC_LA07_P B67_L5_P D28 FMC LA ទិន្នន័យទី 7 P
FMC_HPC_LA08_N B67_L1_N អ៊ី២៦ FMC LA ទិន្នន័យទី 8 N
FMC_HPC_LA08_P B67_L1_P F27 FMC LA ទិន្នន័យទី 8 P
FMC_HPC_LA09_N B67_L9_N B26 FMC LA ទិន្នន័យទី 9 N
FMC_HPC_LA09_P B67_L9_P C26 FMC LA ទិន្នន័យទី 9 P
FMC_HPC_LA10_N B67_L10_N ក៣១ FMC LA ទិន្នន័យទី 10 N
FMC_HPC_LA10_P B67_L10_P B24 FMC LA ទិន្នន័យទី 10 P
FMC_HPC_LA11_N B67_L7_N D26 FMC LA ទិន្នន័យទី 11 N
FMC_HPC_LA11_P B67_L7_P អ៊ី២៦ FMC LA ទិន្នន័យទី 11 P
FMC_HPC_LA12_N B67_L3_N D29 FMC LA ទិន្នន័យទី 12 N
FMC_HPC_LA12_P B67_L3_P អ៊ី២៦ FMC LA ទិន្នន័យទី 12 P
FMC_HPC_LA13_N B67_L15_N B22 FMC LA ទិន្នន័យទី 13 N
FMC_HPC_LA13_P B67_L15_P B21 FMC LA ទិន្នន័យទី 13 P
FMC_HPC_LA14_N B67_L18_N D21 FMC LA ទិន្នន័យទី 14 N
FMC_HPC_LA14_P B67_L18_P D20 FMC LA ទិន្នន័យទី 14 P
FMC_HPC_LA15_N B67_L17_N ក៣១ FMC LA ទិន្នន័យទី 15 N
FMC_HPC_LA15_P B67_L17_P B20 FMC LA ទិន្នន័យទី 15 P
FMC_HPC_LA16_N B67_L16_N C22 FMC LA ទិន្នន័យទី 16 N
FMC_HPC_LA16_P B67_L16_P C21 FMC LA ទិន្នន័យទី 16 P
FMC_HPC_LA17_CC_N B66_L11_N F9 FMC LA ទិន្នន័យទី 17 (នាឡិកា) N
FMC_HPC_LA17_CC_P B66_L11_P G9 FMC LA ទិន្នន័យទី 17 (នាឡិកា) P
FMC_HPC_LA18_CC_N B66_L12_N F10 FMC LA ទិន្នន័យទី 18 (នាឡិកា) N
FMC_HPC_LA18_CC_P B66_L12_P G10 FMC LA ទិន្នន័យទី 18 (នាឡិកា) P
FMC_HPC_LA19_N B66_L21_N B11 FMC LA ទិន្នន័យទី 19 N
FMC_HPC_LA19_P B66_L21_P C11 FMC LA ទិន្នន័យទី 19 P
FMC_HPC_LA20_N B66_L23_N ក៣១ FMC LA ទិន្នន័យទី 20 N
FMC_HPC_LA20_P B66_L23_P ក៣១ FMC LA ទិន្នន័យទី 20 P
FMC_HPC_LA21_N B66_L15_N J11 FMC LA ទិន្នន័យទី 21 N
FMC_HPC_LA21_P B66_L15_P K៦៥៦ FMC LA ទិន្នន័យទី 21 P
FMC_HPC_LA22_N B66_L19_N D11 FMC LA ទិន្នន័យទី 22 N
FMC_HPC_LA22_P B66_L19_P អ៊ី២៦ FMC LA ទិន្នន័យទី 22 P
FMC_HPC_LA23_N B66_L18_N H13 FMC LA ទិន្នន័យទី 23 N
FMC_HPC_LA23_P B66_L18_P J13 FMC LA ទិន្នន័យទី 23 P
FMC_HPC_LA24_N B66_L8_N H9 FMC LA ទិន្នន័យទី 24 N
FMC_HPC_LA24_P B66_L8_P J9 FMC LA ទិន្នន័យទី 24 P
FMC_HPC_LA25_N B66_L10_N J10 FMC LA ទិន្នន័យទី 25 N
FMC_HPC_LA25_P B66_L10_P K៦៥៦ FMC LA ទិន្នន័យទី 25 P
FMC_HPC_LA26_N B66_L6_N D10 FMC LA ទិន្នន័យទី 26 N
FMC_HPC_LA26_P B66_L6_P អ៊ី២៦ FMC LA ទិន្នន័យទី 26 P
FMC_HPC_LA27_N B66_L5_N C9 FMC LA ទិន្នន័យទី 27 N
FMC_HPC_LA27_P B66_L5_P D9 FMC LA ទិន្នន័យទី 27 P
FMC_HPC_LA28_N B66_L2_N A9 FMC LA ទិន្នន័យទី 28 N
FMC_HPC_LA28_P B66_L2_P B9 FMC LA ទិន្នន័យទី 28 P
FMC_HPC_LA29_N B66_L4_N ក៣១ FMC LA ទិន្នន័យទី 29 N
FMC_HPC_LA29_P B66_L4_P B10 FMC LA ទិន្នន័យទី 29 P
FMC_HPC_LA30_N B66_L9_N H8 FMC LA ទិន្នន័យទី 30 N
FMC_HPC_LA30_P B66_L9_P J8 FMC LA ទិន្នន័យទី 30 P
FMC_HPC_LA31_N B66_L1_N E8 FMC LA ទិន្នន័យទី 31 N
FMC_HPC_LA31_P B66_L1_P F8 FMC LA ទិន្នន័យទី 31 P
FMC_HPC_LA32_N B66_L3_N C8 FMC LA ទិន្នន័យទី 32 N
FMC_HPC_LA32_P B66_L3_P D8 FMC LA ទិន្នន័យទី 32 P
FMC_HPC_LA33_N B66_L7_N K8 FMC LA ទិន្នន័យទី 33 N
FMC_HPC_LA33_P B66_L7_P L8 FMC LA ទិន្នន័យទី 33 P
FMC_HPC_HA00_CC_N B68_L14_N F17 FMC HA 0th Data (នាឡិកា) N
FMC_HPC_HA00_CC_P B68_L14_P F18 FMC HA 0th Data (នាឡិកា) P
FMC_HPC_HA01_CC_N B68_L12_N អ៊ី២៦ FMC HA ទិន្នន័យទី 1 (នាឡិកា) N
FMC_HPC_HA01_CC_P B68_L12_P អ៊ី២៦ FMC HA ទិន្នន័យទី 1 (នាឡិកា) P
FMC_HPC_HA02_N B68_L17_N H16 FMC HA ទិន្នន័យទី 2 N
FMC_HPC_HA02_P B68_L17_P H17 FMC HA ទិន្នន័យទី 2 P
FMC_HPC_HA03_N B68_L24_N L18 FMC HA ទិន្នន័យទី 3 N
FMC_HPC_HA03_P B68_L24_P L19 FMC HA ទិន្នន័យទី 3 N
FMC_HPC_HA04_N B68_L6_N C17 FMC HA ទិន្នន័យទី 4 N
FMC_HPC_HA04_P B68_L6_P C18 FMC HA ទិន្នន័យទី 4 P
FMC_HPC_HA05_N B68_L2_N ក៣១ FMC HA ទិន្នន័យទី 5 N
FMC_HPC_HA05_P B68_L2_P ក៣១ FMC HA ទិន្នន័យទី 5 P
FMC_HPC_HA06_N B68_L22_N J18 FMC HA ទិន្នន័យទី 6 N
FMC_HPC_HA06_P B68_L22_P J19 FMC HA ទិន្នន័យទី 6 P
FMC_HPC_HA07_N B68_L4_N B19 FMC HA ទិន្នន័យទី 7 N
FMC_HPC_HA07_P B68_L4_P C19 FMC HA ទិន្នន័យទី 7 P
FMC_HPC_HA08_N B68_L18_N H18 FMC HA ទិន្នន័យទី 8 N
FMC_HPC_HA08_P B68_L18_P H19 FMC HA ទិន្នន័យទី 8 P
FMC_HPC_HA09_N B68_L7_N C14 FMC HA ទិន្នន័យទី 9 N
FMC_HPC_HA09_P B68_L7_P D14 FMC HA ទិន្នន័យទី 9 P
FMC_HPC_HA10_N B68_L1_N ក៣១ FMC HA ទិន្នន័យទី 10 N
FMC_HPC_HA10_P B68_L1_P B14 FMC HA ទិន្នន័យទី 10 P
FMC_HPC_HA11_N B68_L5_N B16 FMC HA ទិន្នន័យទី 11 N
FMC_HPC_HA11_P B68_L5_P B17 FMC HA ទិន្នន័យទី 11 P
FMC_HPC_HA12_N B68_L16_N F19 FMC HA ទិន្នន័យទី 12 N
FMC_HPC_HA12_P B68_L16_P G19 FMC HA ទិន្នន័យទី 12 P
FMC_HPC_HA13_N B68_L3_N ក៣១ FMC HA ទិន្នន័យទី 13 N
FMC_HPC_HA13_P B68_L3_P B15 FMC HA ទិន្នន័យទី 13 P
FMC_HPC_HA14_N B68_L23_N J16 FMC HA ទិន្នន័យទី 14 N
FMC_HPC_HA14_P B68_L23_P K៦៥៦ FMC HA ទិន្នន័យទី 14 P
FMC_HPC_HA15_N B68_L20_N K៦៥៦ FMC HA ទិន្នន័យទី 15 N
FMC_HPC_HA15_P B68_L20_P K៦៥៦ FMC HA ទិន្នន័យទី 15 P
FMC_HPC_HA16_N B68_L10_N D18 FMC HA ទិន្នន័យទី 16 N
FMC_HPC_HA16_P B68_L10_P D19 FMC HA ទិន្នន័យទី 16 P
FMC_HPC_HA17_CC_N B68_L13_N G16 FMC HA 17th Data (នាឡិកា) N
FMC_HPC_HA17_CC_P B68_L13_P G17 FMC HA 17th Data (នាឡិកា) P
FMC_HPC_HA18_N B68_L21_N K៦៥៦ FMC HA ទិន្នន័យទី 18 N
FMC_HPC_HA18_P B68_L21_P L15 FMC HA ទិន្នន័យទី 18 P
FMC_HPC_HA19_N B68_L15_N G14 FMC HA ទិន្នន័យទី 19 N
FMC_HPC_HA19_P B68_L15_P G15 FMC HA ទិន្នន័យទី 19 P
FMC_HPC_HA20_N B68_L11_N D16 FMC HA ទិន្នន័យទី 20 N
FMC_HPC_HA20_P B68_L11_P អ៊ី២៦ FMC HA ទិន្នន័យទី 20 P
FMC_HPC_HA21_N B68_L19_N J14 FMC HA ទិន្នន័យទី 21 N
FMC_HPC_HA21_P B68_L19_P J15 FMC HA ទិន្នន័យទី 21 P
FMC_HPC_HA22_N B68_L8_N D15 FMC HA ទិន្នន័យទី 22 N
FMC_HPC_HA22_P B68_L8_P អ៊ី២៦ FMC HA ទិន្នន័យទី 22 P
FMC_HPC_HA23_N B68_L9_N F14 FMC HA ទិន្នន័យទី 23 N
FMC_HPC_HA23_P B68_L9_P F15 FMC HA 23rd Data P
FMC_HPC_SCL B66_L17_N K៦៥៦ ទិន្នន័យឡានក្រុង FMC I2C
FMC_HPC_SDA B66_L17_P L12 ទិន្នន័យឡានក្រុង FMC I2C
FMC_GBTCLK0_M2C_P ២២៦_CLK227_P M6 នាឡិកាយោងឧបករណ៍បញ្ជូនសញ្ញា 0 បញ្ចូល P
FMC_GBTCLK0_M2C_N ២២៦_CLK227_N M5 នាឡិកាយោងឧបករណ៍បញ្ជូនសញ្ញា 0 បញ្ចូល N
FMC_GBTCLK1_M2C_P ២២៦_CLK228_P H6 នាឡិកាយោងឧបករណ៍បញ្ជូនសញ្ញា 1 បញ្ចូល P
FMC_GBTCLK1_M2C_N ២២៦_CLK228_N H5 នាឡិកាយោងឧបករណ៍បញ្ជូនសញ្ញា 1 បញ្ចូល N
FMC_DP0_M2C_P 227_RX0_P M2 ឧបករណ៍បញ្ជូនទិន្នន័យ 0 បញ្ចូល P
FMC_DP0_M2C_N 227_RX0_N M1 ឧបករណ៍បញ្ជូនទិន្នន័យ 0 បញ្ចូល N
FMC_DP1_M2C_P 227_RX1_P K2 ឧបករណ៍បញ្ជូនទិន្នន័យ 1 បញ្ចូល P
FMC_DP1_M2C_N 227_RX1_N K1 ឧបករណ៍បញ្ជូនទិន្នន័យ 1 បញ្ចូល N
FMC_DP2_M2C_P 227_RX2_P H2 ឧបករណ៍បញ្ជូនទិន្នន័យ 2 បញ្ចូល P
FMC_DP2_M2C_N 227_RX2_N H1 ឧបករណ៍បញ្ជូនទិន្នន័យ 2 បញ្ចូល N
FMC_DP3_M2C_P 227_RX3_P F2 ឧបករណ៍បញ្ជូនទិន្នន័យ 3 បញ្ចូល P
FMC_DP3_M2C_N 227_RX3_N F1 ឧបករណ៍បញ្ជូនទិន្នន័យ 3 បញ្ចូល N
FMC_DP4_M2C_P 228_RX1_P D2 ឧបករណ៍បញ្ជូនទិន្នន័យ 4 បញ្ចូល P
FMC_DP4_M2C_N 228_RX1_N D1 ឧបករណ៍បញ្ជូនទិន្នន័យ 4 បញ្ចូល N
FMC_DP5_M2C_P 228_RX3_P A4 ឧបករណ៍បញ្ជូនទិន្នន័យ 5 បញ្ចូល P
FMC_DP5_M2C_N 228_RX3_N A3 ឧបករណ៍បញ្ជូនទិន្នន័យ 5 បញ្ចូល N
FMC_DP6_M2C_P 228_RX2_P B2 ឧបករណ៍បញ្ជូនទិន្នន័យ 6 បញ្ចូល P
FMC_DP6_M2C_N 228_RX2_N B1 ឧបករណ៍បញ្ជូនទិន្នន័យ 6 បញ្ចូល N
FMC_DP7_M2C_P 228_RX0_P E4 ឧបករណ៍បញ្ជូនទិន្នន័យ 7 បញ្ចូល P
FMC_DP7_M2C_N 228_RX0_N E3 ឧបករណ៍បញ្ជូនទិន្នន័យ 7 បញ្ចូល N
FMC_DP0_C2M_P 227_TX0_P N4 Transceiver Data 0 Output P
FMC_DP0_C2M_N 227_TX0_N N3 Transceiver Data 0 Output N
FMC_DP1_C2M_P 227_TX1_P L4 Transceiver Data 1 Output P
FMC_DP1_C2M_N 227_TX1_N L3 Transceiver Data 1 Output N
FMC_DP2_C2M_P 227_TX2_P J4 Transceiver Data 2 Output P
FMC_DP2_C2M_N 227_TX2_N J3 Transceiver Data 2 Output N
FMC_DP3_C2M_P 227_TX3_P G4 Transceiver Data 3 Output P
FMC_DP3_C2M_N 227_TX3_N G3 Transceiver Data 3 Output N
FMC_DP4_C2M_P 228_TX1_P D6 Transceiver Data 4 Output P
FMC_DP4_C2M_N 228_TX1_N D5 Transceiver Data 4 Output N
FMC_DP5_C2M_P 228_TX3_P B6 Transceiver Data 5 Output P
FMC_DP5_C2M_N 228_TX3_N B5 Transceiver Data 5 Output N
FMC_DP6_C2M_P 228_TX2_P C4 Transceiver Data 6 Output P
FMC_DP6_C2M_N 228_TX2_N C3 Transceiver Data 6 Output N
FMC_DP7_C2M_P 228_TX0_P F6 Transceiver Data 7 Output P
FMC_DP7_C2M_N 228_TX0_N F5 Transceiver Data 7 Output N

ផ្នែកទី 2.7៖ រន្ធដោតកាតអេសឌី
ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 FPGA រួមបញ្ចូលចំណុចប្រទាក់កាត Micro SD ដើម្បីផ្តល់ឱ្យអ្នកប្រើប្រាស់នូវការចូលទៅកាន់អង្គចងចាំកាត SD សម្រាប់រក្សាទុករូបភាព តន្ត្រី ឬទិន្នន័យអ្នកប្រើប្រាស់ផ្សេងទៀត fileស. សញ្ញាត្រូវបានភ្ជាប់ទៅនឹងសញ្ញា IO នៃ BANK64 នៃ FPGA ហើយគ្រោងការណ៍នៃឧបករណ៍ភ្ជាប់ FPGA និង SD កាតត្រូវបានបង្ហាញនៅក្នុងរូបភាព 2-7-1

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (16)

រូបភាពទី 2-7-1 ដ្យាក្រាមគំនូសតាងនៃរន្ធដោតកាតអេសឌី ការកំណត់រន្ធដោតកាតអេសឌី

ឈ្មោះសញ្ញា ឈ្មោះម្ជុល FPGA លេខសម្ងាត់ ការពិពណ៌នា
SD_CLK B64_L22_P AN8 សញ្ញានាឡិកា SD
SD_CMD B64_L19_N AM10 សញ្ញាបញ្ជា SD
អេសឌី_D0 B64_L5_N AL12 ទិន្នន័យ SD 0
អេសឌី_D1 B64_L19_P AL10 ទិន្នន័យ SD 1
អេសឌី_D2 B64_L2_P AN13 ទិន្នន័យ SD 2
អេសឌី_D3 B64_L2_N AP13 ទិន្នន័យ SD 3
អេសឌីឌីស៊ីឌី B64_L22_N AP8 សញ្ញាបញ្ចូលកាត SD

ផ្នែកទី 2.8៖ ចំណុចប្រទាក់ SMA បន្ទះអភិវឌ្ឍន៍ AXKU042 FPGA ត្រូវបានរចនាឡើងជាមួយនឹងចំណុចប្រទាក់ SMA 2 ហើយសញ្ញាឌីផេរ៉ង់ស្យែលត្រូវបានភ្ជាប់ទៅច្រក IO នាឡិកាធម្មតា BANK66 ដោយផ្តល់ឱ្យអតិថិជននូវចំណុចប្រទាក់នាឡិកាខាងក្រៅ ឬយោងទៅតាមច្រក IO ធម្មតា កម្រិតចំណុចប្រទាក់គឺ 1.8V ដ្យាក្រាមគ្រោងការណ៍នៃការតភ្ជាប់ចំណុចប្រទាក់ FPGA និង SMA ត្រូវបានបង្ហាញក្នុងរូបភាព 2-8-1 ។

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (17)

ការកំណត់ចំណុចប្រទាក់ SMA

ឈ្មោះសញ្ញា ឈ្មោះម្ជុល FPGA លេខសម្ងាត់ ការពិពណ៌នា
SMA_CLKIN_N B66_L14_N G12 សញ្ញានាឡិកាបញ្ជូនសញ្ញា N
SMA_CLKIN_P B66_L14_P H12 ឧបករណ៍បញ្ជូនសញ្ញានាឡិកា P

ផ្នែកទី 2.9៖ ឧបករណ៍ចាប់សញ្ញាសីតុណ្ហភាព និង EEPROM

បន្ទះឈីបឧបករណ៍ចាប់សញ្ញាសីតុណ្ហភាពឌីជីថលដែលមានភាពជាក់លាក់ខ្ពស់ ថាមពលទាបត្រូវបានតំឡើងនៅលើក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 FPGA ហើយម៉ូដែលនេះគឺ LM75A នៃ ON Semiconductor ។ ភាពត្រឹមត្រូវនៃសីតុណ្ហភាពនៃបន្ទះឈីប LM75A គឺ 0.5 ដឺក្រេ។ ឧបករណ៍ចាប់សញ្ញា និង FPGA ត្រូវបានភ្ជាប់ដោយផ្ទាល់ទៅចំណុចប្រទាក់ឌីជីថល I2C ។ FPGA អានសីតុណ្ហភាពនៅជិតក្រុមប្រឹក្សាអភិវឌ្ឍន៍ FPGA បច្ចុប្បន្នតាមរយៈចំណុចប្រទាក់ I2C ។ គំរូនៃ EEPROM គឺ 24LC04 ហើយសមត្ថភាពគឺ: 4Kbit ដែលត្រូវបានភ្ជាប់ទៅស្ថានីយ PS តាមរយៈឡានក្រុង I2C ។

រូបភាព 2-9-1 ខាងក្រោមបង្ហាញពីការរចនានៃឧបករណ៏ LM75 និងបន្ទះឈីប EEPROM

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (17)

ឈ្មោះពិន ឈ្មោះម្ជុល FPGA ម្ជុល FPGA
I2C_SDA B66_L16_N K៦៥៦
I2C_SCL B66_L16_P L13

រូបភាពទី 2-9-1 ដ្យាក្រាមការតភ្ជាប់ I2C ដ្យាក្រាមគំនូសតាងឧបករណ៍ចាប់សញ្ញា I2C ការកំណត់ម្ជុល

ផ្នែកទី 2.10៖ អំពូល LED មាន LED ពណ៌ក្រហមចំនួនប្រាំពីរនៅលើបន្ទះក្រុមហ៊ុនដឹកជញ្ជូន AXKU042 FPGA ដែលមួយក្នុងចំណោមនោះជាសូចនាករថាមពល (PWR) បួនគឺជាសូចនាករត្រួតពិនិត្យ ពីរជាសូចនាករបន្ទះ។ នៅពេលដែលបន្ទះ AXKU042 FPGA ត្រូវបានបើក សូចនាករថាមពលនឹងភ្លឺ អំពូល LED អ្នកប្រើប្រាស់ 4 និងសូចនាករបន្ទះពីរត្រូវបានភ្ជាប់ទៅ IO នៃ FPGA BANK65 និង BANK66 អ្នកប្រើប្រាស់អាចគ្រប់គ្រងពន្លឺ និងការផុតពូជតាមរយៈកម្មវិធី។ នៅពេលដែល IO voltage បានភ្ជាប់ទៅ LED របស់អ្នកប្រើត្រូវបានកំណត់រចនាសម្ព័ន្ធកម្រិតទាប អ្នកប្រើប្រាស់ LED ភ្លឺឡើង។ នៅពេលដែលបានតភ្ជាប់ IO voltage ត្រូវបានកំណត់រចនាសម្ព័ន្ធជាកម្រិតខ្ពស់ LED អ្នកប្រើប្រាស់នឹងត្រូវបានពន្លត់។

ការតភ្ជាប់ផ្នែករឹង LED ត្រូវបានបង្ហាញក្នុងរូបភាព 2-10-1

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (21)រូបភាពទី 2-10-2 សូចនាករបន្ទះ LED

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (22)
ការ​កំណត់​ការ​កំណត់​ភ្លើង LED របស់​អ្នក​ប្រើ

ឈ្មោះសញ្ញា ឈ្មោះម្ជុល FPGA លេខសម្ងាត់ ការពិពណ៌នា
LED1 ។ B66_T3U អ៊ី២៦ ភ្លើងសញ្ញាកំណត់ដោយអ្នកប្រើប្រាស់
LED2 ។ B66_T2U F12 ភ្លើងសញ្ញាកំណត់ដោយអ្នកប្រើប្រាស់
LED3 ។ B66_T1U L9 ភ្លើងសញ្ញាកំណត់ដោយអ្នកប្រើប្រាស់
LED4 ។ B65_T0U H23 ភ្លើងសញ្ញាកំណត់ដោយអ្នកប្រើប្រាស់
TEST_LED1 B66_L22_N អ៊ី២៦ សូចនាករបន្ទះ
TEST_LED2 B66_L22_P F13 សូចនាករបន្ទះ

ផ្នែកទី 2.11៖ គ្រាប់ចុច

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (23)

ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU062 FPGA មានសោអ្នកប្រើប្រាស់ពីរ និងសោកំណត់ឡើងវិញ 1 ។ សោអ្នកប្រើប្រាស់មួយត្រូវបានភ្ជាប់ទៅ IO នៃ FPGA BANK65។ គន្លឹះអ្នកប្រើប្រាស់គឺសកម្មនៅកម្រិតទាប ដើម្បីដឹងពីមុខងារមួយចំនួនរបស់ក្រុមប្រឹក្សាភិបាលសម្រាប់អតិថិជន។ គ្រាប់ចុចកំណត់ឡើងវិញត្រូវបានប្រើសម្រាប់ការកំណត់ប្រព័ន្ធឡើងវិញ។ សៀគ្វីនៃផ្នែកគន្លឹះអ្នកប្រើប្រាស់ត្រូវបានបង្ហាញក្នុងរូបភាព 2-11-1:

ការ​កំណត់​លេខ​កូដ​គន្លឹះ

ឈ្មោះសញ្ញា ឈ្មោះម្ជុល FPGA លេខសម្ងាត់ ការពិពណ៌នា
ខេធី ៣០ B65_T1U N23 ការបញ្ចូលសោអ្នកប្រើប្រាស់
FPGA_RSETN B65_T2U N27 កំណត់ប្រព័ន្ធឡើងវិញ

ផ្នែកទី 2.12: JTAG ចំណុចប្រទាក់

លោក JTAG ចំណុចប្រទាក់ត្រូវបានបម្រុងទុកនៅលើក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 សម្រាប់ទាញយកកម្មវិធី FPGA ឬកម្មវិធីបង្កប់ទៅ FLASH ។ ដើម្បីមិនធ្វើឱ្យខូចបន្ទះឈីប FPGA ដោយការដោត និងផ្ដាច់នៅក្រោមថាមពល យើងបានបន្ថែម diode ការពារទៅ JTAG សញ្ញាដើម្បីធានាថាសញ្ញា voltage គឺស្ថិតនៅក្នុងជួរដែលទទួលយកដោយ FPGA និងជៀសវាងការខូចខាតដល់បន្ទះឈីប FPGA ។ ជTAG ដ្យាក្រាមគំនូសតាងត្រូវបានបង្ហាញក្នុងរូបភាព ២-១២-១៖

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (24)

ផ្នែកទី 2.13៖ ការផ្គត់ផ្គង់ថាមពល

វ៉ុលបញ្ចូលថាមពលtage នៃក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 គឺ DC12V ជាមួយនឹងការផ្គត់ផ្គង់ថាមពលខាងក្រៅ +12V ឬថាមពលដែលផ្គត់ផ្គង់ទៅក្តារតាមរយៈ PCIE ។ នៅពេលប្រើការផ្គត់ផ្គង់ថាមពលខាងក្រៅ សូមប្រើការផ្គត់ផ្គង់ថាមពលដែលផ្តល់ដោយក្រុមប្រឹក្សាអភិវឌ្ឍន៍ ហើយកុំប្រើលក្ខណៈបច្ចេកទេសផ្សេងទៀតនៃការផ្គត់ផ្គង់ថាមពល ដើម្បីជៀសវាងការបំផ្លាញក្រុមប្រឹក្សាភិបាល។ ដ្យាក្រាមគ្រោងការណ៍នៃការរចនាការផ្គត់ផ្គង់ថាមពលនៅលើក្តារត្រូវបានបង្ហាញក្នុងរូបភាព 2-13-1

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (25)

ផ្នែកទី 2.14៖ អ្នកគាំទ្រ

ដោយសារតែ FPGA បង្កើតកំដៅបានច្រើននៅពេលដែលវាដំណើរការជាធម្មតា យើងបន្ថែមឧបករណ៍ផ្ទុកកំដៅ និងកង្ហារទៅបន្ទះឈីបនៅលើក្តារដើម្បីការពារបន្ទះឈីបពីការឡើងកំដៅ។ ការគ្រប់គ្រងកង្ហារត្រូវបានគ្រប់គ្រងដោយបន្ទះឈីប FPGA ។ ម្ជុលបញ្ជាត្រូវបានភ្ជាប់ទៅ IO នៃ BANK48 ។ ប្រសិនបើទិន្នផលកម្រិត IO ខ្ពស់ MOSFET ត្រូវបានបើក ហើយកង្ហារកំពុងដំណើរការ។ ប្រសិនបើទិន្នផលកម្រិត IO ទាប កង្ហារនឹងឈប់។ ការរចនាកង្ហារនៅលើក្តារត្រូវបានបង្ហាញក្នុងរូបភាព 2-14-1 ។

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (26)

ការចាត់តាំង Fan Pin

ឈ្មោះសញ្ញា ឈ្មោះម្ជុល FPGA លេខសម្ងាត់ ការពិពណ៌នា
FAN_PWM B64_T0U AK11 ម្ជុលគ្រប់គ្រងកង្ហារ

ផ្នែកទី 2.15៖ ទំហំវិមាត្រ

ALINX-AXKU042-KINTEX-UltraScale-FPGA-Development-Board-fig- (27)

http://www.alinx.com

ឯកសារ/ធនធាន

ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ ALINX AXKU042 KINTEX UltraScale FPGA [pdf] សៀវភៅណែនាំអ្នកប្រើប្រាស់
ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ AXKU042 KINTEX UltraScale FPGA, AXKU042, ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ KINTEX UltraScale FPGA, ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ UltraScale FPGA, ក្រុមប្រឹក្សាអភិវឌ្ឍន៍ FPGA, ក្រុមប្រឹក្សាអភិវឌ្ឍន៍, ក្រុមប្រឹក្សាភិបាល

ឯកសារយោង

ទុកមតិយោបល់

អាសយដ្ឋានអ៊ីមែលរបស់អ្នកនឹងមិនត្រូវបានផ្សព្វផ្សាយទេ។ វាលដែលត្រូវការត្រូវបានសម្គាល់ *