Guía de usuario de erratas de dispositivos intel Cyclone 10 GX
Errata do dispositivo Intel Cyclone 10 GX

Errata do dispositivo Intel® Cyclone® 10 GX

Esta folla de erratas ofrece información sobre problemas coñecidos dos dispositivos que afectan aos dispositivos Intel® Cyclone® 10 GX. A seguinte táboa enumera os problemas específicos do dispositivo e os dispositivos Intel Cyclone 10 GX afectados.

Táboa 1. Problemas do dispositivo

Problema Dispositivos afectados Corrección planificada
Inversión automática de polaridade de carril para PCIe Hard IP na páxina 4 Todos os dispositivos Intel Cyclone 10 GX Sen solución planificada
Alta corrente VCCBAT cando o VCC está apagado na páxina 5 Todos os dispositivos Intel Cyclone 10 GX Sen solución planificada
Fallo na fila Y59 ao utilizar a comprobación de redundancia cíclica de detección de erros (EDCRC) ou a reconfiguración parcial (PR) na páxina 6 Todos os dispositivos Intel Cyclone 10 GX Sen solución planificada
É posible que a saída GPIO non cumpra a terminación da serie en chip (Rs OCT) sen a especificación de tolerancia de resistencia de calibración ou a expectativa de forza actual na páxina 7 Todos os dispositivos Intel Cyclone 10 GX Sen solución planificada

Inversión automática de polaridade de carril para IP duro PCIe

Para os sistemas abertos Intel Cyclone 10 GX PCIe Hard IP nos que non controla os dous extremos da ligazón PCIe, Intel non garante a inversión automática da polaridade do carril coa configuración Gen1x1, Configuración mediante protocolo (CvP) ou modo Autonomous Hard IP. É posible que a ligazón non se adestre correctamente ou que teña un ancho menor do esperado. Non hai ningunha solución ou solución planificada.

Para todas as outras configuracións, consulte a seguinte solución.

Solución alternativa

Consulte a base de datos de coñecemento nas ligazóns relacionadas a continuación para obter máis información para solucionar este problema.

Estado

Afecta: todos os dispositivos Intel Cyclone 10 GX.
Estado: sen solución planificada.

Información relacionada
Base de datos de coñecemento

Alta corrente VCCBAT cando o VCC está apagado

Se apaga VCC cando VCCBAT permanece acendido, é posible que VCCBAT consuma unha corrente máis alta da esperada.

Se usas a batería para manter as chaves de seguranza volátiles cando o sistema non está acendido, a corrente VCCBAT pode ser de ata 120 µA, o que reduce a duración da batería.

Solución alternativa

Póñase en contacto co seu provedor de batería para avaliar o impacto no período de retención da batería utilizada no seu taboleiro.

Non hai ningún impacto se conecta o VCCBAT ao carril de alimentación a bordo.

Estado

Afecta: todos os dispositivos Intel Cyclone 10 GX

Estado: sen solución planificada.

Fallo na fila Y59 ao utilizar a comprobación de redundancia cíclica de detección de erros (EDCRC) ou a reconfiguración parcial (PR)

Cando a función de verificación de redundancia cíclica de detección de erros (EDCRC) ou de reconfiguración parcial (PR) está activada, pode atopar saídas inesperadas de compoñentes sincronizados como flip-flop ou DSP ou M20K ou LUTRAM que se sitúan na fila 59 do Intel Cyclone 10 GX. dispositivos.

Este fallo é sensible á temperatura e ao voltage.

A versión 18.1.1 e posteriores do software Intel Quartus® Prime mostra a seguinte mensaxe de erro:

  • En Intel Quartus Prime Standard Edition:
    • Información (20411): uso EDCRC detectado. Para garantir o funcionamento fiable destas funcións no dispositivo de destino, certos recursos do dispositivo deben estar desactivados.
    • Erro (20412): debes crear unha asignación de plano para bloquear os recursos do dispositivo na fila Y=59 e garantir un funcionamento fiable con EDCRC. Use a xanela Rexións de bloqueo lóxico (estándar) para crear unha rexión reservada baleira coa orixe X0_Y59, altura = 1 e ancho = <#>. Ademais, review todas as rexións de bloqueo lóxico (estándar) existentes que se superpoñan a esa fila e asegúrese de que representan os recursos do dispositivo non utilizados.
  • En Intel Quartus Prime Pro Edition:
    • Información (20411): detectouse uso de PR e/ou EDCRC. Para garantir o funcionamento fiable destas funcións no dispositivo de destino, certos recursos do dispositivo deben estar desactivados.
    • Erro (20412): debes crear unha asignación de plano para bloquear os recursos do dispositivo na fila Y59 e garantir un funcionamento fiable con PR e/ou EDCRC.
      Use a xanela Rexións de bloqueo lóxico para crear unha rexión reservada baleira ou engade set_instance_assignment -name EMPTY_PLACE_REGION “X0 Y59 X<#> Y59-R:C-empty_region” -to | directamente á súa configuración de Quartus File (.qsf). Ademais, review todas as rexións de bloqueo lóxico existentes que se superpoñan a esa fila e asegúrese de que representan os recursos do dispositivo non utilizados.

Nota: As versións do software Intel Quartus Prime 18.1 e anteriores non informan destes erros.

Solución alternativa

Aplique a instancia baleira da rexión de bloqueo lóxico na configuración de Quartus Prime File (.qsf) para evitar o uso da fila Y59. Para obter máis información, consulte a base de coñecemento correspondente.

Estado

Afecta: todos os dispositivos Intel Cyclone 10 GX

Estado: sen solución planificada.

É posible que a saída GPIO non cumpra a terminación da serie en chip (Rs OCT) sen a especificación de tolerancia de resistencia de calibración ou a expectativa de forza actual

Descrición

É posible que a impedancia pull-up GPIO non cumpra a terminación da serie no chip (Rs OCT) sen a especificación de tolerancia de resistencia de calibración mencionada na folla de datos do dispositivo Intel Cyclone 10 GX. Mentres se utiliza a selección de intensidade actual, é posible que o búfer de saída GPIO non cumpra a intensidade actual esperada en VOH voltage nivel cando se conduce ALTO.

Solución alternativa

Activa a terminación da serie no chip (Rs OCT) coa calibración no teu deseño.

Estado

Afecta: todos os dispositivos Intel Cyclone 10 GX

Estado: sen solución planificada.

Historial de revisións de documentos para erratas de dispositivos Intel Cyclone 10 GX e directrices de deseño

Versión do documento Cambios
2022.08.03 Engadida unha nova errata: é posible que a saída GPIO non cumpra a terminación da serie en chip (Rs OCT) sen a especificación de tolerancia de resistencia de calibración ou a expectativa de forza actual.
2020.01.10 Engadiuse unha nova errata: Fallo na fila Y59 ao utilizar a comprobación de redundancia cíclica de detección de erros (EDCRC) ou a reconfiguración parcial (PR).
2017.11.06 Lanzamento inicial.

Intel Corporation. Todos os dereitos reservados. Intel, o logotipo de Intel e outras marcas de Intel son marcas comerciais de Intel Corporation ou das súas subsidiarias. Intel garante o rendemento dos seus produtos FPGA e semicondutores segundo as especificacións actuais de acordo coa garantía estándar de Intel, pero resérvase o dereito de facer cambios en calquera produto e servizo en calquera momento e sen previo aviso. Intel non asume ningunha responsabilidade ou responsabilidade derivada da aplicación ou uso de calquera información, produto ou servizo descrito aquí, salvo que Intel o acorde expresamente por escrito. Recoméndase aos clientes de Intel que obteñan a versión máis recente das especificacións do dispositivo antes de confiar en calquera información publicada e antes de facer pedidos de produtos ou servizos.
Outros nomes e marcas pódense reclamar como propiedade doutros.

Logotipo da empresa

Documentos/Recursos

Errata do dispositivo Intel Cyclone 10 GX [pdfGuía do usuario
Cyclone 10 GX Dispositivo Errata, Cyclone 10 GX, Dispositivo Errata, Errata

Referencias

Deixa un comentario

O teu enderezo de correo electrónico non será publicado. Os campos obrigatorios están marcados *