Bwrdd Microreolydd Raspberry Pi Pico 2 W

Manylebau:
- Enw cynnyrch: Raspberry Pi Pico 2 W
- Cyflenwad pŵer: 5V DC
- Isafswm cerrynt graddedig: 1A
Cyfarwyddiadau Defnydd Cynnyrch
Gwybodaeth Diogelwch:
Dylai Raspberry Pi Pico 2 W gydymffurfio â'r rheoliadau a'r safonau perthnasol sy'n gymwys yn y wlad y bwriedir ei defnyddio. Dylai'r cyflenwad pŵer a ddarperir fod yn 5V DC gyda cherrynt graddedig lleiaf o 1A.
Tystysgrifau Cydymffurfio:
Am yr holl dystysgrifau a rhifau cydymffurfio, ewch i www.raspberrypi.com/compliance.
Gwybodaeth Integreiddio ar gyfer yr OEM:
Dylai gwneuthurwr y cynnyrch OEM/Gwesteiwr sicrhau cydymffurfiaeth barhaus â gofynion ardystio FCC ac ISED Canada ar ôl i'r modiwl gael ei integreiddio i'r cynnyrch Gwesteiwr. Cyfeiriwch at FCC KDB 996369 D04 am wybodaeth ychwanegol.
Cydymffurfiaeth Rheoleiddio:
Ar gyfer cynhyrchion sydd ar gael ar farchnad UDA/Canada, dim ond sianeli 1 i 11 sydd ar gael ar gyfer WLAN 2.4GHz. Ni ddylid cydleoli na gweithredu'r ddyfais a'i hantena(au) ar y cyd ag unrhyw antena neu drosglwyddydd arall ac eithrio yn unol â gweithdrefnau aml-drosglwyddydd yr FCC.
Rhannau Rheol Cyngor Sir y Fflint:
Mae'r modiwl yn ddarostyngedig i'r rhannau canlynol o reolau'r FCC: 15.207, 15.209, 15.247, 15.401, a 15.407.
Taflen Ddata Raspberry Pi Pico 2 W
Bwrdd microreolydd diwifr sy'n seiliedig ar RP2350.
Colophon
- © 2024 Raspberry Pi Cyf
- Mae'r ddogfennaeth hon wedi'i thrwyddedu o dan Creative Commons Attribution-NoDerivatives 4.0 International (CC BY-ND).
- dyddiad adeiladu: 2024-11-26
- fersiwn-adeiladu: d912d5f-clean
Hysbysiad ymwadiad cyfreithiol
- DDARPERIR DATA TECHNEGOL A DIBYNADWYEDD AR GYFER CYNHYRCHION RASPBERRY PI (GAN GYNNWYS TAFLENNI DATA) FEL Y'U ADDASWYD O AMSER I AMSER ("ADNODDAU") GAN RASPBERRY PI LTD (“RPL”) “FEL Y MAE” AC UNRHYW WARANTAU MYNEGI NEU WEDI EU HYNNY, YN CYNNWYS, NID OND AT, GWAHODDIR GWARANTIAETHAU GOBLYGEDIG O FYDDHADEDD A FFITRWYDD AT DDIBEN NODEDIG. I'R MAINT UCHAF A GANIATEIR GAN Y GYFRAITH BERTHNASOL MEWN DIGWYDDIAD NI FYDD RPL YN ATEBOL AM UNRHYW DDIFROD UNIONGYRCHOL, ANUNIONGYRCHOL, ARBENNIG, ENGHREIFFTIOL NEU GANLYNIADOL (GAN GYNNWYS, OND NID YN GYFYNGEDIG I, GAEL DEFNYDD O DDIDDORDEB, WEDI EI GADW; , NEU ELW; NEU YMYRIAD I FUSNES) FODD WEDI ACHOSI AC AR UNRHYW Damcaniaeth O ATEBOLRWYDD, P'un ai WRTH GYTUNDEB, ATEBOLRWYDD DYNOL, NEU GAMWEDD (GAN GYNNWYS Esgeulustod NEU FEL ARALL) SY'N CODI MEWN UNRHYW FFORDD ALLAN O DDEFNYDDIO'R ADNODDAU HYD YN OED, HYD YN OED. O'R FATH DDIFROD.
- Mae RPL yn cadw'r hawl i wneud unrhyw welliannau, gwelliannau, cywiriadau neu unrhyw addasiadau eraill i'r ADNODDAU neu unrhyw gynhyrchion a ddisgrifir ynddynt ar unrhyw adeg a heb rybudd pellach.
- Mae'r ADNODDAU wedi'u bwriadu ar gyfer defnyddwyr medrus sydd â lefelau addas o wybodaeth ddylunio. Defnyddwyr yn unig sy'n gyfrifol am eu dewis a'u defnydd o'r ADNODDAU ac unrhyw gymhwysiad o'r cynhyrchion a ddisgrifir ynddynt. Defnyddiwr yn cytuno i indemnio a dal RPL yn ddiniwed yn erbyn yr holl rwymedigaethau, costau, iawndal neu golledion eraill sy'n deillio o'u defnydd o'r ADNODDAU.
- Mae RPL yn rhoi caniatâd i ddefnyddwyr ddefnyddio'r ADNODDAU ar y cyd â'r cynhyrchion Raspberry Pi yn unig. Gwaherddir pob defnydd arall o'r ADNODDAU. Ni roddir trwydded i unrhyw RPL arall nac unrhyw hawl eiddo deallusol trydydd parti arall.
- GWEITHGAREDDAU RISG UCHEL. Nid yw cynhyrchion Raspberry Pi wedi'u cynllunio, eu cynhyrchu na'u bwriadu i'w defnyddio mewn amgylcheddau peryglus sy'n gofyn am berfformiad diogel rhag methiannau, megis wrth weithredu cyfleusterau niwclear, systemau llywio neu gyfathrebu awyrennau, rheoli traffig awyr, systemau arfau neu gymwysiadau sy'n hanfodol i ddiogelwch (gan gynnwys systemau cynnal bywyd a dyfeisiau meddygol eraill), lle gallai methiant y cynhyrchion arwain yn uniongyrchol at farwolaeth, anaf personol neu ddifrod corfforol neu amgylcheddol difrifol (“Gweithgareddau Risg Uchel”). Mae RPL yn gwadu'n benodol unrhyw warant benodol neu ymhlyg o addasrwydd ar gyfer Gweithgareddau Risg Uchel ac nid yw'n derbyn unrhyw atebolrwydd am ddefnyddio neu gynnwys cynhyrchion Raspberry Pi mewn Gweithgareddau Risg Uchel.
- Darperir cynhyrchion Raspberry Pi yn amodol ar Delerau Safonol RPL. Nid yw darpariaeth RPL o'r ADNODDAU yn ehangu nac yn addasu fel arall Delerau Safonol RPL gan gynnwys ond heb fod yn gyfyngedig i'r ymwadiadau a'r gwarantau a fynegir ynddynt.
Pennod 1. Ynglŷn â Pico 2 W
Mae Raspberry Pi Pico 2 W yn fwrdd microreolydd sy'n seiliedig ar sglodion microreolydd Raspberry Pi RP2350.
Mae Raspberry Pi Pico 2 W wedi'i gynllunio i fod yn blatfform datblygu cost isel ond hyblyg ar gyfer RP2350, gyda rhyngwyneb diwifr 2.4GHz a'r nodweddion allweddol canlynol:
- Microreolydd RP2350 gyda 4 MB o gof fflach
- Rhyngwynebau diwifr band sengl 2.4GHz ar y bwrdd (802.11n, Bluetooth 5.2)
- Cefnogaeth ar gyfer rolau Canolog a Pherifferol Bluetooth LE
- Cymorth ar gyfer Bluetooth Clasurol
- Porthladd micro USB B ar gyfer pŵer a data (ac ar gyfer ailraglennu'r fflach)
- PCB 40-pin 21mm × 51mm arddull 'DIP' 1mm o drwch gyda phinnau twll trwodd 0.1″ hefyd â chasteliadau ymyl
- Yn datgelu 26 mewnbwn/allbwn pwrpas cyffredinol 3.3V aml-swyddogaethol (GPIO)
- Mae 23 GPIO yn ddigidol yn unig, gyda thri hefyd yn gallu defnyddio ADC
- Gellir ei osod ar yr wyneb fel modiwl
- Porthladd dadfygio gwifren gyfresol Arm 3-pin (SWD)
- Pensaernïaeth cyflenwad pŵer syml ond hyblyg iawn
- Amrywiaeth o opsiynau ar gyfer pweru'r uned yn hawdd o micro USB, cyflenwadau allanol neu fatris
- Ansawdd uchel, cost isel, argaeledd uchel
- SDK cynhwysfawr, meddalwedd cynamples a dogfennaeth
Am fanylion llawn y microreolydd RP2350, gweler llyfr Taflen Ddata RP2350. Mae'r nodweddion allweddol yn cynnwys:
- Creiddiau deuol Cortex-M33 neu RISC-V Hazard3 wedi'u clocio hyd at 150MHz
- Mae dau PLL ar y sglodion yn caniatáu amleddau craidd ac ymylol amrywiol
- SRAM perfformiad uchel aml-fanc 520 kB
- Fflach Quad-SPI allanol gydag eXecute In Place (XIP) a storfa ar-sglodion 16kB
- Ffabrig bws trawsbar llawn perfformiad uchel
- USB1.1 ar y bwrdd (dyfais neu westeiwr)
- 30 mewnbwn/allbwn pwrpas cyffredinol amlswyddogaethol (gellir defnyddio pedwar ar gyfer ADC)
- 1.8-3.3VI/O cyf.tage
- Trawsnewidydd analog i ddigidol (ADC) 12-bit 500ksps
- Amrywiaeth o berifferolion digidol
- 2 × UART, 2 × I2C, 2 × SPI, 24 × sianel PWM, 1 × perifferol HSTX
- 1 × amserydd gyda 4 larwm, 1 × Amserydd AON
- 3 × blociau Mewnbwn/Allbwn rhaglenadwy (PIO), 12 peiriant cyflwr i gyd
- Mewnbwn/Allbwn cyflym hyblyg, y gellir ei raglennu gan y defnyddiwr
- Yn gallu efelychu rhyngwynebau fel cerdyn SD a VGA
NODYN
- Raspberry Pi Pico 2 WI/O cyf.tagmae e wedi'i osod ar 3.3V
- Mae'r Raspberry Pi Pico 2 W yn darparu cylchedwaith allanol minimal ond hyblyg i gefnogi'r sglodion RP2350: cof fflach (Winbond W25Q16JV), crisial (Abracon ABM8-272-T3), cyflenwadau pŵer a dadgysylltu, a chysylltydd USB. Mae mwyafrif pinnau microreolydd RP2350 yn cael eu dwyn i'r pinnau mewnbwn/allbwn defnyddiwr ar ymyl chwith a dde'r bwrdd. Defnyddir pedwar mewnbwn/allbwn RP2350 ar gyfer swyddogaethau mewnol: gyrru LED, rheoli pŵer cyflenwad pŵer modd switsh (SMPS) ar y bwrdd, a synhwyro cyfaint y system.tages.
- Mae gan y Pico 2 W ryngwyneb diwifr 2.4GHz mewnol gan ddefnyddio Infineon CYW43439. Mae'r antena yn antena mewnol wedi'i drwyddedu gan Abracon (ProAnt gynt). Mae'r rhyngwyneb diwifr wedi'i gysylltu trwy SPI â'r RP2350.
- Mae Pico 2 W wedi'i gynllunio i ddefnyddio naill ai penawdau pin 0.1 modfedd wedi'u sodro (mae'n un traw 0.1 modfedd yn lletach na phecyn DIP 40 pin safonol), neu i'w osod fel 'modiwl' y gellir ei osod ar yr wyneb, gan fod y pinnau Mewnbwn/Allbwn defnyddiwr hefyd wedi'u castelnu.
- Mae padiau SMT o dan y cysylltydd USB a'r botwm BOOTSEL, sy'n caniatáu mynediad i'r signalau hyn os cânt eu defnyddio fel modiwl SMT wedi'i ail-sodro.

- Mae Raspberry Pi Pico 2 W yn defnyddio SMPS hwb-bwrdd ar y bwrdd sy'n gallu cynhyrchu'r 3.3V gofynnol (i bweru RP2350 a chylchedau allanol) o ystod eang o gyfaint mewnbwn.tages (~1.8 i 5.5V). Mae hyn yn caniatáu hyblygrwydd sylweddol wrth bweru'r uned o wahanol ffynonellau, fel un gell lithiwm-ion, neu dri chell AA mewn cyfres. Gellir integreiddio gwefrwyr batri yn hawdd iawn hefyd â'r gadwyn bŵer Pico 2 W.
- Gellir ailraglennu'r fflach Pico 2 W gan ddefnyddio USB (llusgo a gollwng yn unig) file ar y Pico 2 W, sy'n ymddangos fel dyfais storio màs), neu gall y porthladd dadfygio gwifren gyfresol safonol (SWD) ailosod y system a llwytho a rhedeg cod heb wasgu unrhyw fotwm. Gellir defnyddio'r porthladd SWD hefyd i ddadfygio cod sy'n rhedeg ar yr RP2350 yn rhyngweithiol.
Dechrau gyda Pico 2 W
- Mae'r llyfr Dechrau gyda Raspberry Pi Pico yn mynd trwy lwytho rhaglenni ar y bwrdd, ac yn dangos sut i osod y C/C++ SDK ac adeiladu'r ex.amprhaglenni le C. Gweler y llyfr SDK Python cyfres Pico Raspberry Pi i ddechrau gyda MicroPython, sef y ffordd gyflymaf o gael cod i redeg ar Pico 2 W.
Dyluniad Raspberry Pi Pico 2 W files
Dyluniad y ffynhonnell fileMae'r cynlluniau, gan gynnwys y cynllun sgematig a chynllun y PCB, ar gael yn agored ac eithrio'r antena. Mae antena Niche™ yn dechnoleg antena sydd wedi'i phatentu gan Abracon/Proant. Cysylltwch â niche@abracon.com i gael gwybodaeth am drwyddedu.
- Gosodiad Mae'r CAD fileGellir dod o hyd i s, gan gynnwys cynllun PCB, yma. Sylwch fod Pico 2 W wedi'i gynllunio yn Cadence Allegro PCB Editor, a bydd angen sgript mewnforio neu ategyn i'w agor mewn pecynnau CAD PCB eraill.
- CAM 3D Mae model STEP 3D o Raspberry Pi Pico 2 W, ar gyfer delweddu 3D a gwirio ffitrwydd dyluniadau sy'n cynnwys Pico 2 W fel modiwl, ar gael yma.
- Fritsio Mae rhan Fritzing i'w defnyddio mewn cynlluniau bara e.e. i'w chael yma.
- Rhoddir caniatâd drwy hyn i ddefnyddio, copïo, addasu, a/neu ddosbarthu'r dyluniad hwn at unrhyw ddiben gyda neu heb ffi.
- DARPERIR Y DYLUNIAD “FEL Y MAE” AC MAE’R AWDUR YN YMWADU Â PHOB GWARANT YN YMWNEUD Â’R DYLUNIAD HWN GAN GYNNWYS POB GWARANT YMHLYG O FARCHNADWYEDD A FFITRWYDD. NI FYDD YR AWDUR YN ATEBOL MEWN UNRHYW AMGYLCHIAD AM UNRHYW DDIFROD ARBENNIG, UNIONGYRCHOL, ANUNIONGYRCHOL, NEU GANLYNIOL NEU UNRHYW DDIFROD O BWY UNWAITH YN DEILLIO O GOLLI DEFNYDD, DATA NEU ELW, BOED MEWN GWEITHRED O GYTUNDEB, ESGEULUSTER NEU WEITHRED CAMWEDDOL ARALL, YN DEILLIO O NEU MEWN CYSYLLTIAD Â DEFNYDD NEU BERFFORMIAD Y DYLUNIAD HWN.
Pennod 2. Manyleb fecanyddol
Mae'r Pico 2 W yn PCB un ochr 51mm × 21mm × 1mm gyda phorthladd micro USB yn hongian dros yr ymyl uchaf, a phinnau castellog/twll-trwodd deuol o amgylch y ddau ymyl hir. Mae'r antena diwifr ar y bwrdd wedi'i lleoli ar yr ymyl waelod. Er mwyn osgoi dad-diwnio'r antena, ni ddylai unrhyw ddeunydd ymyrryd i'r gofod hwn. Mae Pico 2 W wedi'i gynllunio i fod yn ddefnyddiadwy fel modiwl mowntio arwyneb yn ogystal â chyflwyno fformat pecyn mewnlin deuol (DIP), gyda'r 40 pin defnyddiwr prif ar grid traw 2.54mm (0.1″) gyda thyllau 1mm, yn gydnaws â veroboard a baraboard. Mae gan Pico 2 W hefyd bedwar twll mowntio wedi'u drilio 2.1mm (± 0.05mm) i ddarparu ar gyfer gosod mecanyddol (gweler Ffigur 3).
Pinout Pico 2 W
Mae pinnau Pico 2 W wedi'u cynllunio i ddod â chymaint â phosibl o swyddogaeth GPIO a chylchedau mewnol yr RP2350 allan yn uniongyrchol, tra hefyd yn darparu nifer addas o binnau daear i leihau ymyrraeth electromagnetig (EMI) a chroestalk signal. Mae'r RP2350 wedi'i adeiladu ar broses silicon 40nm fodern, felly mae ei gyfraddau ymyl I/O digidol yn gyflym iawn.

NODYN
- Dangosir rhifo'r pinnau ffisegol yn Ffigur 4. Am ddyraniad pinnau gweler Ffigur 2.
Defnyddir ychydig o binnau RP2350 GPIO ar gyfer swyddogaethau bwrdd mewnol:
- GPIO29 Modd SPI CLK/ADC diwifr OP/IP (ADC3) i fesur VSYS/3
- GPIO25 SPI diwifr OP CS – pan mae'n uchel hefyd yn galluogi pin ADC GPIO29 i ddarllen VSYS
- GPIO24 Data/IRQ SPI diwifr OP/IP
- GPIO23 Signal pŵer diwifr OP ymlaen
- WL_GPIO2 Synhwyrydd IP VBUS – uchel os yw VBUS yn bresennol, fel arall isel
- WL_GPIO1 Mae OP yn rheoli pin arbed pŵer SMPS ar y bwrdd (Adran 3.4)
- WL_GPIO0 OP wedi'i gysylltu â LED defnyddiwr
Ar wahân i binnau GPIO a daear, mae saith pin arall ar y prif ryngwyneb 40-pin:
- PIN40 V-BWS
- PIN39 VSYS
- PIN37 3V3_CY
- PIN36 3V3
- PIN35 ADC_VREF
- PIN33 AGND
- PIN30 RHEDEG
VBUS yw'r cyfaint mewnbwn micro-USBtage, wedi'i gysylltu â phin 1 porthladd micro-USB. Mae hwn yn 5V mewn enw (neu 0V os nad yw'r USB wedi'i gysylltu neu heb bweru).
- VSYS yw prif gyfaint mewnbwn y systemtage, a all amrywio yn yr ystod a ganiateir o 1.8V i 5.5V, ac a ddefnyddir gan yr SMPS ar y bwrdd i gynhyrchu'r 3.3V ar gyfer yr RP2350 a'i GPIO.
- Mae 3V3_EN yn cysylltu â'r pin galluogi SMPS ar y bwrdd, ac yn cael ei dynnu'n uchel (i VSYS) trwy wrthydd 100kΩ. I analluogi'r 3.3V (sydd hefyd yn dad-bweru'r RP2350), torrwch y pin hwn yn isel.
- 3V3 yw'r prif gyflenwad 3.3V i RP2350 a'i I/O, a gynhyrchir gan yr SMPS ar y bwrdd. Gellir defnyddio'r pin hwn i bweru cylchedwaith allanol (bydd y cerrynt allbwn uchaf yn dibynnu ar lwyth RP2350 a chyfaint VSYS).tage; argymhellir cadw'r llwyth ar y pin hwn o dan 300mA).
- ADC_VREF yw cyfaint y cyflenwad pŵer ADC (a'r cyfeirnod)tage, ac fe'i cynhyrchir ar Pico 2 W trwy hidlo'r cyflenwad 3.3V. Gellir defnyddio'r pin hwn gyda chyfeirnod allanol os oes angen perfformiad ADC gwell.
- AGND yw'r cyfeirnod daear ar gyfer GPIO26-29. Mae plân daear analog ar wahân yn rhedeg o dan y signalau hyn ac yn terfynu wrth y pin hwn. Os na ddefnyddir yr ADC neu os nad yw perfformiad yr ADC yn hanfodol, gellir cysylltu'r pin hwn â daear digidol.
- RUN yw'r pin galluogi RP2350, ac mae ganddo wrthydd tynnu i fyny mewnol (ar y sglodion) i 3.3V o tua ~50kΩ. I ailosod RP2350, torrwch y pin hwn yn isel.
- Yn olaf, mae yna hefyd chwe phwynt prawf (TP1-TP6), y gellir cael mynediad atynt os oes angen, er enghraifftampos caiff ei ddefnyddio fel modiwl mowntio arwyneb. Dyma nhw:
- Tir TP1 (tir cysylltiedig agos ar gyfer signalau USB gwahaniaethol)
- TP2 USB DM
- TP3 USB DP
- Pin PS TP4 WL_GPIO1/SMPS (peidiwch â defnyddio)
- TP5 WL_GPIO0/LED (ni argymhellir ei ddefnyddio)
- TP6 BOOTSEL
- Gellir defnyddio TP1, TP2 a TP3 i gael mynediad at signalau USB yn lle defnyddio'r porthladd micro-USB. Gellir defnyddio TP6 i yrru'r system i fodd rhaglennu USB storio màs (trwy ei fyrhau'n isel wrth ei droi ymlaen). Sylwch nad yw TP4 wedi'i fwriadu i'w ddefnyddio'n allanol, ac nid yw TP5 yn cael ei argymell mewn gwirionedd gan y bydd ond yn siglo o 0V i gyfaint ymlaen yr LED.tage (ac felly dim ond gyda gofal arbennig y gellir ei ddefnyddio mewn gwirionedd fel allbwn).
Ôl-troed arwyneb
Argymhellir yr ôl-troed canlynol (Ffigur 5) ar gyfer systemau a fydd yn sodro unedau Pico 2 W fel modiwlau trwy ail-lifo.

- Mae'r ôl-troed yn dangos lleoliadau'r pwyntiau prawf a meintiau'r padiau yn ogystal â 4 pad daear cragen y cysylltydd USB (A, B, C, D). Mae'r cysylltydd USB ar Pico 2 W yn rhan twll drwodd, sy'n rhoi cryfder mecanyddol iddo. Nid yw pinnau'r soced USB yn ymwthio allan yr holl ffordd drwy'r bwrdd, fodd bynnag, mae sodr yn cronni ar y padiau hyn yn ystod y gweithgynhyrchu a gall atal y modiwl rhag eistedd yn hollol wastad. Felly rydym yn darparu padiau ar ôl-troed modiwl yr UDS i ganiatáu i'r sodr hwn ail-lifo mewn modd rheoledig pan fydd Pico 2 W yn mynd trwy ail-lif eto.
- Ar gyfer pwyntiau prawf nad ydynt yn cael eu defnyddio, mae'n dderbyniol gwagio unrhyw gopr o dan y rhain (gyda chliriad addas) ar y bwrdd cludwr.
- Drwy dreialon gyda chwsmeriaid, rydym wedi penderfynu bod yn rhaid i'r stensil past fod yn fwy na'r ôl troed. Mae gor-gludo'r padiau yn sicrhau'r canlyniadau gorau posibl wrth sodro. Mae'r stensil past canlynol (Ffigur 6) yn nodi dimensiynau'r parthau past sodr ar y Pico 2 W. Rydym yn argymell parthau past 163% yn fwy na'r ôl troed.

Man cadw allan
Mae toriad allan ar gyfer yr antena (14mm × 9mm). Os rhoddir unrhyw beth yn agos at yr antena (mewn unrhyw ddimensiwn) mae effeithiolrwydd yr antena yn cael ei leihau. Dylid gosod Raspberry Pi Pico W ar ymyl bwrdd ac nid ei amgáu mewn metel er mwyn osgoi creu cawell Faraday. Mae ychwanegu tir at ochrau'r antena yn gwella'r perfformiad ychydig.

Amodau gweithredu a argymhellir
Mae amodau gweithredu'r Pico 2 W yn bennaf yn swyddogaeth o'r amodau gweithredu a bennir gan ei gydrannau.
- Tymheredd Gweithredu Uchafswm o 70°C (gan gynnwys hunan-gynhesu)
- Tymheredd Gweithredu Isafswm -20°C
- VBUS 5V ± 10%.
- Isafswm VSYS 1.8V
- Uchafswm VSYS 5.5V
- Sylwch y bydd cerrynt VBUS a VSYS yn dibynnu ar yr achos defnydd, rhai e.e.ampRhoddir les yn yr adran nesaf.
- Y tymheredd amgylchynol uchaf a argymhellir ar gyfer gweithredu yw 70°C.
Pennod 3. Gwybodaeth am gymwysiadau
Rhaglennu'r fflach
- Gellir (ail)raglennu'r fflach QSPI 2MB mewnol naill ai gan ddefnyddio'r porthladd dadfygio gwifren gyfresol neu drwy'r modd dyfais storio màs USB arbennig.
- Y ffordd symlaf o ailraglennu fflach y Pico 2 W yw defnyddio'r modd USB. I wneud hyn, diffoddwch y bwrdd, yna daliwch y botwm BOOTSEL i lawr wrth i'r bwrdd droi ymlaen (e.e. daliwch BOOTSEL i lawr wrth gysylltu'r USB).
- Yna bydd Pico 2 W yn ymddangos fel dyfais storio màs USB. Llusgo '.uf2' arbennig file ar y ddisg bydd yn ysgrifennu hyn file i'r fflach ac ailgychwyn y Pico 2 W.
- Mae'r cod cychwyn USB wedi'i storio yn ROM ar RP2350, felly ni ellir ei drosysgrifennu'n ddamweiniol.
- I ddechrau defnyddio'r porthladd SWD gweler yr adran Dadfygio gyda SWD yn y llyfr Dechrau gyda Raspberry Pi Pico-series.
Pwrpas cyffredinol I/O
- Mae GPIO y Pico 2 W yn cael ei bweru o'r rheilen 3.3V ar y bwrdd, ac mae wedi'i sefydlogi ar 3.3V.
- Mae Pico 2 W yn amlygu 26 o'r 30 pin GPIO RP2350 posibl trwy eu llwybro'n syth allan i binnau pennawd Pico 2 W. Mae GPIO0 i GPIO22 yn ddigidol yn unig, a gellir defnyddio GPIO 26-28 naill ai fel GPIO digidol neu fel mewnbynnau ADC (dewisadwy gan feddalwedd).
NODYN
- Mae GPIO 26-29 yn gallu defnyddio ADC ac mae ganddyn nhw ddeuod gwrthdro mewnol i'r rheilen VDDIO (3.3V), felly mae'r gyfaint mewnbwntagni ddylai e fod yn fwy na VDDIO ynghyd â thua 300mV. Os nad yw'r RP2350 wedi'i bweru, rhoi cyfainttagBydd e i'r pinnau GPIO hyn yn 'gollwng' trwy'r deuod i'r rheilen VDDIO. Nid oes gan binnau GPIO 0-25 (a'r pinnau dadfygio) y cyfyngiad hwn ac felly maent yn ...tagGellir ei gymhwyso'n ddiogel i'r pinnau hyn pan nad yw RP2350 wedi'i bweru hyd at 3.3V.
Gan ddefnyddio'r ADC
Nid oes gan yr ADC RP2350 gyfeirnod ar y sglodion; mae'n defnyddio ei gyflenwad pŵer ei hun fel cyfeirnod. Ar Pico 2 W mae'r pin ADC_AVDD (y cyflenwad ADC) yn cael ei gynhyrchu o'r SMPS 3.3V trwy ddefnyddio hidlydd RC (201Ω i 2.2μF).
- Mae'r ateb hwn yn dibynnu ar gywirdeb allbwn SMPS 3.3V
- Ni fydd rhywfaint o sŵn PSU yn cael ei hidlo
- Mae'r ADC yn tynnu cerrynt (tua 150μA os yw'r deuod synhwyro tymheredd wedi'i analluogi, a all amrywio rhwng sglodion); bydd gwrthbwyso cynhenid o tua 150μA * 200 = ~ 30mV. Mae gwahaniaeth bach yn y cerrynt a dynnir pan fydd yr ADC wedi'i analluogiampling (tua +20μA), fel y bydd y gwrthbwyso hefyd yn amrywio gydag sampyn ogystal â thymheredd gweithredu.
Gall newid y gwrthiant rhwng yr ADC_VREF a'r pin 3.3V leihau'r gwrthbwyso ar draul mwy o sŵn, sy'n ddefnyddiol os gall yr achos defnydd gefnogi cyfartaleddu dros sawl eiliad.amples.
- Mae gyrru pin modd SMPS (WL_GPIO1) yn uchel yn gorfodi'r cyflenwad pŵer i fodd PWM. Gall hyn leihau'r crychdonni cynhenid yn yr SMPS yn fawr ar lwyth ysgafn, ac felly'n lleihau'r crychdonni ar y cyflenwad ADC. Mae hyn yn lleihau effeithlonrwydd pŵer y Pico 2 W ar lwyth ysgafn, felly ar ddiwedd trosi ADC gellir ail-alluogi modd PFM trwy yrru WL_GPIO1 yn isel unwaith eto. Gweler Adran 3.4.
- Gellir lleihau'r gwrthbwyso ADC trwy glymu ail sianel yr ADC i'r ddaear, a defnyddio'r mesuriad sero hwn fel brasamcan o'r gwrthbwyso.
- I gael perfformiad ADC llawer gwell, gellir cysylltu cyfeirnod shunt 3.0V allanol, fel LM4040, o'r pin ADC_VREF i'r ddaear. Sylwch, os gwneir hyn, bod yr ystod ADC wedi'i chyfyngu i signalau 0V – 3.0V (yn hytrach na 0V – 3.3V), a bydd y cyfeirnod shunt yn tynnu cerrynt parhaus trwy'r gwrthydd hidlydd 200Ω (3.3V – 3.0V)/200 = ~1.5mA.
- Sylwch fod y gwrthydd 1Ω ar Pico 2 W (R9) wedi'i gynllunio i helpu gyda chyfeiriadau shunt a fyddai fel arall yn ansefydlog wrth eu cysylltu'n uniongyrchol â 2.2μF. Mae hefyd yn sicrhau bod hidlo hyd yn oed os yw 3.3V ac ADC_VREF wedi'u byrhau gyda'i gilydd (y gallai defnyddwyr sy'n goddefgar i sŵn ac sydd eisiau lleihau'r gwrthbwyso cynhenid fod eisiau ei wneud).
- Mae R7 yn wrthydd pecyn 1608 metrig (0603) mawr yn gorfforol, felly gellir ei dynnu'n hawdd os yw defnyddiwr eisiau ynysu ADC_VREF a gwneud eu newidiadau eu hunain i gyfaint yr ADC.tage, am exampyn ei bweru o gyfrol hollol ar wahântage (e.e. 2.5V). Sylwch mai dim ond ar 3.0/3.3V y mae'r ADC ar RP2350 wedi'i gymhwyso, ond dylai weithio i lawr i tua 2V.
Powerchain
Mae Pico 2 W wedi'i gynllunio gyda phensaernïaeth cyflenwad pŵer syml ond hyblyg a gellir ei bweru'n hawdd o ffynonellau eraill fel batris neu gyflenwadau allanol. Mae integreiddio'r Pico 2 W â chylchedau gwefru allanol hefyd yn syml. Mae Ffigur 8 yn dangos y gylchedwaith cyflenwad pŵer.

- VBUS yw'r mewnbwn 5V o'r porthladd micro-USB, sy'n cael ei fwydo trwy ddeuod Schottky i gynhyrchu VSYS. Mae'r deuod VBUS i VSYS (D1) yn ychwanegu hyblygrwydd trwy ganiatáu trosglwyddo pŵer gwahanol gyflenwadau i VSYS.
- VSYS yw cyfaint mewnbwn y prif systemtage' ac yn bwydo'r SMPS hwb-bwc RT6154, sy'n cynhyrchu allbwn 3.3V sefydlog ar gyfer y ddyfais RP2350 a'i Mewnbwn/Allbwn (a gellir ei ddefnyddio i bweru cylchedwaith allanol). VSYS wedi'i rannu â 3 (gan R5, R6 yn y sgematig Pico 2 W) a gellir ei fonitro ar sianel ADC 3 pan nad yw trosglwyddiad diwifr ar y gweill. Gellir defnyddio hyn er enghraifftampfel cyfaint batri craitage monitro.
- Gall y SMPS buck-boost, fel mae'r enw'n awgrymu, newid yn ddi-dor o fodd buck i fodd boost, ac felly gall gynnal cyfaint allbwn.tage o 3.3V o ystod eang o gyfaint mewnbwntages, ~1.8V i 5.5V, sy'n caniatáu llawer o hyblygrwydd wrth ddewis ffynhonnell pŵer.
- Mae WL_GPIO2 yn monitro bodolaeth VBUS, tra bod R10 ac R1 yn gweithredu i dynnu VBUS i lawr i wneud yn siŵr ei fod yn 0V os nad yw VBUS yn bresennol.
- Mae WL_GPIO1 yn rheoli'r pin PS (arbed pŵer) RT6154. Pan fydd PS yn isel (y rhagosodiad ar Pico 2 W) mae'r rheoleiddiwr yn y modd modiwleiddio amledd pwls (PFM), sydd, ar lwythi ysgafn, yn arbed pŵer sylweddol trwy droi'r MOSFETs newid ymlaen o bryd i'w gilydd yn unig i gadw'r cynhwysydd allbwn yn llawn. Mae gosod PS yn uchel yn gorfodi'r rheoleiddiwr i'r modd modiwleiddio lled pwls (PWM). Mae modd PWM yn gorfodi'r SMPS i newid yn barhaus, sy'n lleihau'r crychdonni allbwn yn sylweddol ar lwythi ysgafn (a all fod yn dda ar gyfer rhai achosion defnydd) ond ar draul effeithlonrwydd llawer gwaeth. Sylwch, o dan lwyth trwm, y bydd yr SMPS yn y modd PWM waeth beth fo cyflwr y pin PS.
- Mae pin EN y SMPS yn cael ei dynnu i fyny i VSYS gan wrthydd 100kΩ ac mae ar gael ar bin Pico 2 W 37. Bydd cysylltu'r pin hwn â'r ddaear yn analluogi'r SMPS ac yn ei roi mewn cyflwr pŵer isel.
NODYN
Mae gan yr RP2350 reoleiddiwr llinol ar-sglodion (LDO) sy'n pweru'r craidd digidol ar 1.1V (enwol) o'r cyflenwad 3.3V, nad yw'n cael ei ddangos yn Ffigur 8.
Pweru Raspberry Pi Pico 2 W
- Y ffordd symlaf o bweru Pico 2 W yw plygio'r micro-USB i mewn, a fydd yn pweru VSYS (ac felly'r system) o'r gyfrol USB VBUS 5V.tage, trwy D1 (felly mae VSYS yn dod yn VBUS heb y gostyngiad deuod Schottky).
- Os mai'r porthladd USB yw'r unig ffynhonnell pŵer, gellir byrhau VSYS a VBUS yn ddiogel i ddileu'r cwymp deuod Schottky (sy'n gwella effeithlonrwydd ac yn lleihau'r crychdonni ar VSYS).
- Os na fydd y porthladd USB yn cael ei ddefnyddio, mae'n ddiogel pweru Pico 2 W trwy gysylltu VSYS â'ch ffynhonnell bŵer ddewisol (yn yr ystod ~1.8V i 5.5V).
PWYSIG
Os ydych chi'n defnyddio Pico 2 W mewn modd gwesteiwr USB (e.e. gan ddefnyddio un o'r enghreifftiau gwesteiwr TinyUSBamples) yna rhaid i chi bweru Pico 2 W trwy ddarparu 5V i'r pin VBUS.
Y ffordd symlaf o ychwanegu ail ffynhonnell pŵer yn ddiogel at Pico 2 W yw ei bwydo i mewn i VSYS trwy ddeuod Schottky arall (gweler Ffigur 9). Bydd hyn yn 'NEU' y ddau gyfainttages, gan ganiatáu i'r uchaf o'r naill ai'r gyfaint allanoltage neu VBUS i bweru VSYS, gyda'r deuodau yn atal y naill gyflenwad rhag pweru'r llall yn ôl. Er enghraifftampun gell Lithiwm-Ion* (cyfaint y gelltagBydd e ~3.0V i 4.2V) yn gweithio'n dda, fel y bydd tair cell gyfres AA (~3.0V i ~4.8V) ac unrhyw gyflenwad sefydlog arall yn yr ystod ~2.3V i 5.5V. Anfantais y dull hwn yw y bydd yr ail gyflenwad pŵer yn dioddef gostyngiad deuod yn yr un modd ag y mae VBUS yn ei wneud, ac efallai na fydd hyn yn ddymunol o safbwynt effeithlonrwydd neu os yw'r ffynhonnell eisoes yn agos at yr ystod isaf o gyfaint mewnbwn.tage wedi'i ganiatáu ar gyfer yr RT6154.
Ffordd well o bweru o ail ffynhonnell yw defnyddio MOSFET sianel-P (P-FET) i gymryd lle'r deuod Schottky fel y dangosir yn Ffigur 10. Yma, mae giât y FET yn cael ei rheoli gan VBUS, a bydd yn datgysylltu'r ffynhonnell eilaidd pan fydd VBUS yn bresennol. Dylid dewis y P-FET i gael gwrthiant isel, ac felly mae'n goresgyn yr effeithlonrwydd a'r cyfaint.tagproblemau gollwng-e gyda'r ateb deuod yn unig.
- Nodwch fod y Vt (trothwy cyfainttage) rhaid dewis y P-FET i fod ymhell islaw'r cyfaint mewnbwn allanol lleiaftage.e., i wneud yn siŵr bod y P-FET yn cael ei droi ymlaen yn gyflym a chyda gwrthiant isel. Pan gaiff y VBUS mewnbwn ei dynnu, ni fydd y P-FET yn dechrau troi ymlaen nes bod VBUS yn gostwng islaw Vt y P-FET, yn y cyfamser gall corff deuod y P-FET ddechrau dargludo (yn dibynnu a yw Vt yn llai na'r gostyngiad deuod). Ar gyfer mewnbynnau sydd â chyfaint mewnbwn lleiaf iseltage.e., neu os disgwylir i giât y P-FET newid yn araf (e.e. os ychwanegir unrhyw gapasitans at VBUS) argymhellir deuod Schottky eilaidd ar draws y P-FET (i'r un cyfeiriad â'r deuod corff). Bydd hyn yn lleihau'r gyfainttagdiferyn e ar draws deuod corff y P-FET.
- Mae cynampUn enghraifft o P-MOSFET addas ar gyfer y rhan fwyaf o sefyllfaoedd yw Deuodau DMG2305UX sydd â Vt uchaf o 0.9V a Ron o 100mΩ (ar 2.5V Vgs).

RHYBUDD
Os ydych chi'n defnyddio celloedd Lithiwm-Ion, rhaid iddynt gael, neu gael eu darparu â, amddiffyniad digonol rhag gor-ollwng, gor-wefru, gwefru y tu allan i'r ystod tymheredd a ganiateir, a gor-gerrynt. Mae celloedd noeth, heb eu diogelu yn beryglus a gallant fynd ar dân neu ffrwydro os cânt eu gor-ollwng, eu gor-wefru neu eu gwefru/eu rhyddhau y tu allan i'w hystod tymheredd a/neu gerrynt a ganiateir.
Defnyddio gwefrydd batri
Gellir defnyddio Pico 2 W gyda gwefrydd batri hefyd. Er bod hwn yn achos defnydd ychydig yn fwy cymhleth, mae'n dal yn syml. Mae Ffigur 11 yn dangos enghraifftampenghraifft o ddefnyddio gwefrydd math 'llwybr pŵer' (lle mae'r gwefrydd yn rheoli'r newid yn ddi-dor rhwng pweru o fatri neu bweru o'r ffynhonnell fewnbwn a gwefru'r batri, yn ôl yr angen).
Yn y cynamplle rydym yn bwydo VBUS i fewnbwn y gwefrydd, ac rydym yn bwydo VSYS gyda'r allbwn trwy'r trefniant P-FET a grybwyllwyd yn flaenorol. Yn dibynnu ar eich achos defnydd, efallai y byddwch hefyd eisiau ychwanegu deuod Schottky ar draws y P-FET fel y disgrifiwyd yn yr adran flaenorol.
USB
- Mae gan yr RP2350 PHY a rheolydd USB1.1 integredig y gellir ei ddefnyddio yn y modd dyfais a gwesteiwr. Mae Pico 2 W yn ychwanegu'r ddau wrthydd allanol 27Ω gofynnol ac yn dod â'r rhyngwyneb hwn i borthladd micro-USB safonol.
- Gellir defnyddio'r porthladd USB i gael mynediad at y llwythwr cychwyn USB (modd BOOTSEL) sydd wedi'i storio yn ROM cychwyn yr RP2350. Gellir ei ddefnyddio hefyd gan god defnyddiwr, i gael mynediad at ddyfais neu westeiwr USB allanol.
Rhyngwyneb diwifr
Mae Pico 2 W yn cynnwys rhyngwyneb diwifr 2.4GHz ar y bwrdd gan ddefnyddio'r Infineon CYW43439, sydd â'r nodweddion canlynol:
- WiFi 4 (802.11n), Band sengl (2.4 GHz)
- WPA3
- SoftAP (Hyd at 4 cleient)
- Bluetooth 5.2
- Cefnogaeth ar gyfer rolau Canolog a Pherifferol Bluetooth LE
- Cymorth ar gyfer Bluetooth Clasurol
Mae'r antena yn antena mewnol sydd wedi'i drwyddedu gan ABRACON (ProAnt gynt). Mae'r rhyngwyneb diwifr wedi'i gysylltu trwy SPI â'r RP2350.
- Oherwydd cyfyngiadau pinnau, mae rhai o binnau'r rhyngwyneb diwifr yn cael eu rhannu. Mae'r CLK yn cael ei rannu gyda monitor VSYS, felly dim ond pan nad oes trafodiad SPI ar y gweill y gellir darllen VSYS trwy'r ADC. Mae'r Infineon CYW43439 DIN/DOUT ac IRQ i gyd yn rhannu un pin ar yr RP2350. Dim ond pan nad oes trafodiad SPI ar y gweill y mae'n addas gwirio am IRQs. Mae'r rhyngwyneb fel arfer yn rhedeg ar 33MHz.
- I gael y perfformiad diwifr gorau, dylai'r antena fod mewn lle gwag. Er enghraifft, gall rhoi metel o dan yr antena neu'n agos ati leihau ei pherfformiad o ran enillion a lled band. Gall ychwanegu metel wedi'i seilio at ochrau'r antena wella lled band yr antena.
- Mae tri phin GPIO o'r CYW43439 a ddefnyddir ar gyfer swyddogaethau bwrdd eraill a gellir eu cyrchu'n hawdd trwy'r SDK:
- WL_GPIO2
- Synhwyrydd IP VBUS – uchel os yw VBUS yn bresennol, fel arall isel
- WL_GPIO1
- Mae OP yn rheoli pin arbed pŵer SMPS ar y bwrdd (Adran 3.4)
- WL_GPIO0
- OP wedi'i gysylltu â LED defnyddiwr
NODYN
Mae manylion llawn yr Infineon CYW43439 i'w cael ar wefan Infineon. websafle.
Dadfygio
Mae Pico 2 W yn dod â'r rhyngwyneb dadfygio gwifren gyfresol (SWD) RP2350 i bennawd dadfygio tair pin. I ddechrau defnyddio'r porthladd dadfygio gweler yr adran Dadfygio gydag SWD yn y llyfr Dechrau gyda chyfres Pico Raspberry Pi.
NODYN
Mae gan y sglodion RP2350 wrthyddion tynnu i fyny mewnol ar y pinnau SWDIO a SWCLK, y ddau yn 60kΩ yn enwol.
Atodiad A: Argaeledd
Mae Raspberry Pi yn gwarantu argaeledd cynnyrch Raspberry Pi Pico 2 W tan o leiaf Ionawr 2028.
Cefnogaeth
Am gymorth gweler adran Pico y Raspberry Pi websafle, a phostio cwestiynau ar fforwm Raspberry Pi.
Atodiad B: Lleoliadau cydrannau Pico 2 W

Atodiad C: Amser Cymedrig Rhwng Methiannau (MTBF)
Tabl 1. Amser cymedrig rhwng methiannau ar gyfer Raspberry Pi Pico 2 W
| Model | Amser Cymedrig Rhwng Methiant Tir Dinawgar (oriau) | Amser Cymedrig Rhwng Methiant Ground Mobile (oriau) |
| Pico 2 W | 182 000 | 11 000 |
Tir, diniwed
Yn berthnasol i amgylcheddau nad ydynt yn symudol, lle mae tymheredd a lleithder wedi'u rheoli, sy'n hygyrch i'w cynnal a'u cadw; yn cynnwys offerynnau labordy ac offer profi, offer electronig meddygol, cyfadeiladau cyfrifiadurol busnes a gwyddonol.
Tir, symudol
Yn tybio lefelau o straen gweithredol ymhell uwchlaw defnydd domestig neu ddiwydiannol ysgafn arferol, heb reolaeth tymheredd, lleithder na dirgryniad: yn berthnasol i offer sydd wedi'i osod ar gerbydau ag olwynion neu draciau ac offer sy'n cael ei gludo â llaw; yn cynnwys offer cyfathrebu symudol a llaw.
Hanes Rhyddhau Dogfennaeth
- 25 Tachwedd 2024
- Rhyddhad cychwynnol.
Cwestiynau Cyffredin
C: Beth ddylai fod y cyflenwad pŵer ar gyfer Raspberry Pi Pico 2W?
A: Dylai'r cyflenwad pŵer ddarparu 5V DC ac isafswm cerrynt graddedig o 1A.
C: Ble alla i ddod o hyd i dystysgrifau a rhifau cydymffurfio?
A: Am yr holl dystysgrifau a rhifau cydymffurfio, ewch i www.raspberrypi.com/compliance.
Dogfennau / Adnoddau
![]() |
Bwrdd Microreolydd Raspberry Pi Pico 2 W [pdfCanllaw Defnyddiwr PICO2W, 2ABCB-PICO2W, 2ABCBPICO2W, Bwrdd Microreolydd Pico 2 W, Pico 2 W, Bwrdd Microreolydd, Bwrdd |

