M5STACK M5Core2 V1.1 ESP32 Kit de desenvolupament IoT

Informació del producte
| Any | 2020 |
|---|---|
| Versió | V0.01 |
Esquema
M5Core2 1.1 és una placa ESP32 basada en el xip ESP32-D0WDQ6-V3 i compta amb una pantalla TFT de 2 polzades. La placa està feta de PC+ABC.
Composició del maquinari
Els components de maquinari de CORE2 inclouen
- Xip ESP32-D0WDQ6-V3
- Pantalla TFT
- LED verd
- Botó
- Interfície GROVE
- Interfície de tipus C a USB
- Xip de gestió d'energia
- Bateria
El xip ESP32-D0WDQ6-V3 és un sistema de doble nucli amb dues CPU Harvard Architecture Xtensa LX6. Disposa de memòria incrustada, memòria externa i perifèrics situats al bus de dades i/o al bus d'instruccions d'aquestes CPU. L'assignació d'adreces de les dues CPU és simètrica, llevat d'algunes excepcions menors. Diversos perifèrics del sistema poden accedir a la memòria incrustada mitjançant DMA.
Pantalla TFT
La pantalla TFT és una pantalla en color de 2 polzades impulsada per ILI9342C amb una resolució de 320 x 240. Funciona a un vol.tagEl rang de 2.6 ~ 3.3 V i té un rang de temperatura de treball de -10 ~ 5 °C.
Xip de gestió d'energia
El xip de gestió d'energia utilitzat és l'AXP192 de X-Powers. Funciona a un volum d'entradatagEl rang de 2.9 V ~ 6.3 V i admet un corrent de càrrega d'1.4 A.
Descripció funcional
Aquest capítol descriu els diferents mòduls i funcions del xip ESP32-D0WDQ6-V3.
CPU i memòria
El xip ESP32-D0WDQ6-V3 inclou microprocessadors Xtensa d'un sol/doble nucli de 32 bits LX6 amb una velocitat màxima de fins a 600 MIPS. La CPU té 448 KB de ROM, 520 KB de SRAM i 16 KB de SRAM addicional a RTC. Admet múltiples xips flash/SRAM mitjançant QSPI.
Descripció de l'emmagatzematge
- L'ESP32 admet múltiples flash QSPI externs i memòria estàtica d'accés aleatori (SRAM) amb xifratge AES basat en maquinari per al programa d'usuari i la protecció de dades.
- L'ESP32 accedeix a QSPI Flash i SRAM externs mitjançant la memòria cau. Pot assignar fins a 16 MB d'espai de codi Flash extern a la CPU, admet l'accés de 8 bits, 16 bits i 32 bits i l'execució de codi. També pot assignar fins a 8 MB de Flash extern i SRAM a l'espai de dades de la CPU, amb accés de 8 bits, 16 bits i 32 bits. El Flash només admet operacions de lectura, mentre que la SRAM admet operacions de lectura i escriptura.
DESCRIPCIÓ DEL PIN
INTERFÀCIA USB
Configuració M5CAMREA Interfície USB tipus C, compatible amb el protocol de comunicació estàndard USB2.0.
INTERFÀCIES GROVE
Pas disposat de 4p d'interfícies M2.0CAMREA GROVE de 5 mm, cablejat intern i GND, 5V, GPIO32, GPIO33 connectats.
DESCRIPCIÓ FUNCIONAL
Aquest capítol descriu els diferents mòduls i funcions de l'ESP32-D0WDQ6-V3.
CPU I MEMÒRIA
Microprocessador(s) Xtensa d'un sol/doble nucli de 32 bits LX6, fins a 600 MIPS (200 MIPS per ESP32-S0WD/ESP32-U4WDH, 400 MIPS per a ESP32-D2WD)
- ROM de 448 KB
- 520 KB SRAM
- 16 KB de SRAM en RTC
- QSPI admet múltiples xips flash/SRAM
DESCRIPCIÓ EMMAGATZEMATGE
Flash extern i SRAM
L'ESP32 admet múltiples flash QSPI externs i memòria estàtica d'accés aleatori (SRAM), amb un xifratge AES basat en maquinari per protegir els programes i les dades de l'usuari.
- L'ESP32 accedeix a QSPI Flash i SRAM extern mitjançant la memòria cau. Fins a 16 MB d'espai de codi Flash extern està assignat a la CPU, admet accés de 8 bits, 16 bits i 32 bits i pot executar codi.
- Fins a 8 MB de Flash extern i SRAM assignats a l'espai de dades de la CPU, suport per a accés de 8 bits, 16 bits i 32 bits. Flash només admet operacions de lectura, SRAM admet operacions de lectura i escriptura.
CRISTAL
Oscil·lador de cristall extern de 2 MHz ~ 60 MHz (40 MHz només per a la funcionalitat Wi-Fi/BT)
GESTIÓ RTC I BAIX CONSUM ENERGÈTIC
L'ESP32 utilitza tècniques avançades de gestió d'energia que es poden canviar entre diferents modes d'estalvi d'energia. (Vegeu la taula 5).
• Mode d'estalvi d'energia
- Mode actiu: el xip de RF està funcionant. El xip pot rebre i transmetre un senyal sonor.
- Modem-sleep: la CPU es pot executar, el rellotge es pot configurar. Banda base Wi-Fi/Bluetooth i RF
- Mode de repòs lleuger: CPU suspesa. Funcionament del coprocessador RTC i memòria i perifèrics ULP. Qualsevol esdeveniment de despertar (MAC, host, temporitzador RTC o interrupció externa) despertarà el xip.
- Mode de son profund: només la memòria RTC i els perifèrics en estat de funcionament. Dades de connexió Wi-Fi i Bluetooth emmagatzemades a l'RTC. El coprocessador ULP pot funcionar.
- Mode d'hibernació: l'oscil·lador de 8 MHz i un coprocessador ULP integrat estan desactivats. La memòria RTC per restaurar l'alimentació està tallada. Només un temporitzador de rellotge RTC situat al rellotge lent i alguns GPIO RTC en funcionament. RTC El rellotge o el temporitzador RTC es poden despertar des del mode d'hibernació GPIO.
• Mode de son profund
- Mode de repòs relacionat: el mode d'estalvi d'energia canvia entre els modes actiu, modem-sleep i light-sleep. CPU, Wi-Fi, Bluetooth i interval de temps preestablert per ràdio a despertar, per garantir la connexió Wi-Fi / Bluetooth.
- Mètodes de monitorització del sensor d'ultra baixa potència: el sistema principal és el mode de son profund, el coprocessador ULP s'obre o tanca periòdicament per mesurar les dades del sensor. El sensor mesura les dades, el coprocessador ULP decideix si activa el sistema principal.
Funcions en diferents modes de consum d'energia: TAULA 5

Qualsevol canvi o modificació no aprovat expressament per la part responsable del compliment podria anul·lar l'autoritat de l'usuari per fer servir l'equip. Aquest dispositiu compleix la part 15 de les normes de la FCC. El funcionament està subjecte a les dues condicions següents
- Aquest dispositiu no pot causar interferències perjudicials i
- Aquest dispositiu ha d'acceptar qualsevol interferència rebuda, incloses les interferències que puguin provocar un funcionament no desitjat.
Nota
- Aquest equip s'ha provat i s'ha comprovat que compleix els límits per a un dispositiu digital de classe B, d'acord amb la part 15 de les normes de la FCC. Aquests límits estan dissenyats per proporcionar una protecció raonable contra interferències nocives en una instal·lació residencial.
- Aquest equip genera, utilitza i pot irradiar energia de radiofreqüència i, si no s'instal·la i s'utilitza d'acord amb les instruccions, pot causar interferències perjudicials a les comunicacions de ràdio. Tanmateix, no hi ha cap garantia que no es produeixin interferències en una instal·lació concreta.
- Si aquest equip provoca interferències perjudicials a la recepció de ràdio o televisió, cosa que es pot determinar apagant i encenent l'equip, es recomana a l'usuari que intenti corregir la interferència mitjançant una o més de les mesures següents
- Reorienta o reubica l'antena receptora.
- Augmentar la separació entre l'equip i el receptor.
- Connecteu l'equip a una presa d'un circuit diferent d'aquell al qual està connectat el receptor.
- Consulteu el distribuïdor o un tècnic de ràdio/TV amb experiència per obtenir ajuda.
- Aquest equip compleix els límits d'exposició a la radiació de la FCC establerts per a un entorn no controlat. Aquest equip s'ha d'instal·lar i utilitzar amb una distància mínima de 20 cm entre el radiador i el cos.
Configura WIFI
UIFlow proporciona tant offl.ine com web veron del programador. Quan utilitzeu el web versió, hem de configurar una connexió WiFi per al dispositiu. A continuació es descriuen dues maneres de configurar la connexió \Vlfi per al dispositiu (configuració Bum i configuració del punt d'accés AP).
Configuració de gravació WiFi{recomana)
IOU!Flow-1.5.4 i les versions anteriors poden escriure WiFi inlormat1on directament a través de M5Burner.
Configuració del punt d'accés Wi-Fi de l'AP
- Premeu i premeu el botó d'engegada de l'esquerra per encendre la màquina. Si el W1FI no està configurat, el sistema entrarà automàticament en el mode de configuració de xarxa quan s'engegui per primera vegada. Suposem que voleu tornar a entrar al mode de configuració de xarxa després d'executar altres programes. podeu consultar l'operació a continuació. Si apareix el logotip d'UIFlow a l'inici, feu clic ràpidament al botó Inici (botó MS central) per entrar a la pàgina de configuració. Premeu el botó del costat dret del fuselatge per canviar l'opció a Configuració i premeu el botó Inici per confirmar. Premeu el botó dret per canviar l'opció a Configuració WIFI, premeu el botó Inici per confirmar i iniciar la configuració.

- Després de connectar-vos correctament a l'hotspot amb el vostre telèfon mòbil, obriu el navegador del telèfon mòbil per escanejar el codi QR a la pantalla o accedir directament a 192.188.4.1. entreu a la pàgina per omplir la vostra informació WIFI personal. i feu clic a Configurar per gravar la vostra informació WiFi. El dispositiu es reiniciarà automàticament després d'haver configurat correctament i entrar en el mode de programació.
Nota: Els caràcters especials com ara "espai" no es permeten al format W,Fi 1rt10n configurat.
Descripció de la funció BLEUART
Establiu la connexió Bluetooth i activeu el servei de connexió Bluetooth.
Instruccions
Connexió gastrough Bluetooth i LED de control scad co / off
Documents/Recursos
![]() |
M5STACK M5Core2 V1.1 ESP32 Kit de desenvolupament IoT [pdfManual del propietari M5CORE2V11, 2AN3WM5CORE2V11, M5Core2 V1.1 ESP32 Kit de desenvolupament IoT, M5Core2 V1.1, ESP32 Kit de desenvolupament IoT, Kit de desenvolupament IoT |
