NATIONAL INSTRUMENTS NI-6589 20 通道 LVDS 數位輸入或輸出適配器模組

產品資訊:NI-6587 FlexRIO 適配器模組
NI-6587 是一款 FlexRIO 適配器模組,旨在與 FlexRIO FPGA 模組和 FlexRIO 控制器配合使用。它具有 20 個 LVDS 通道(16 個資料通道和 4 個 PFI),並且ampLVDS 頻道上的檔案速率高達 1 Gbit/s。
內容:
- 電磁兼容性指南
- FlexRIO文檔
電磁兼容性指南:
本產品經過測試,符合產品規格中規定的電磁兼容性 (EMC) 監管要求和限制。 這些要求和限制旨在為產品在預期工作電磁環境中運行時提供合理的保護,防止有害干擾。
本產品適用於工業場所。 但是,當產品連接到外圍設備或測試對象時,或者如果產品用於住宅或商業區域,在某些安裝中可能會產生有害干擾。 為盡量減少對無線電和電視接收的干擾並防止不可接受的性能下降,請嚴格按照產品文檔中的說明安裝和使用本產品。
此外,未經 National Instruments 明確批准而對產品進行的任何修改都可能導致您根據當地監管規則操作該產品的權力失效。
警告: 為確保指定的 EMC 性能,只能使用屏蔽電纜和附件操作本產品。
警告: 為了確保指定的 EMC 性能,使用前必須將 EMI 墊片(NI 零件編號 746228-01)安裝到 NI 6589 的兩側。
警告: 為了確保指定的 EMC 效能,您必須在所有開放的機箱插槽中安裝 PXI EMC 填充板(NI 零件編號 778700-01)。
FlexRIO 文件:
下表列出了 FlexRIO 文件的位置和說明:
| 文件 | 地點 | 描述 |
|---|---|---|
| FlexRIO FPGA 模組入門指南或 FlexRIO 控制器 |
可從“開始”菜單和 ni.com/手冊. | 包含 FlexRIO 的安裝說明 系統。 |
| FlexRIO FPGA 模組的規格文件或 FlexRIO 控制器 |
可從“開始”菜單和 ni.com/手冊. | 包含 FlexRIO FPGA 模組的規格或 FlexRIO 控制器。 |
| 適配器模塊入門指南 | 可從“開始”菜單和 ni.com/手冊. | 解釋如何安裝和設定 NI-6587 適配器 模組。 |
| 適配器模塊的規格文檔 | 可從“開始”菜單和 ni.com/手冊. | 包含信號信息,例如amp文件和 CLIP 詳細信息 你的適配器模組。包含您的轉接器的規格 模組。 |
| 實驗室VIEW FPGA 模塊幫助 | 嵌入實驗室VIEW 幫助和在 ni.com/手冊. | 包含有關基本功能的信息 實驗室VIEW FPGA 模塊。 |
| 實時模塊幫助 | 不適用 | 不適用 |
產品使用說明
在使用 NI-6587 適配器模組之前,請完成 FlexRIO FPGA 模組或 FlexRIO 控制器入門指南中的軟體和硬體安裝說明。
為確保指定的 EMC 性能,只能使用屏蔽電纜和配件操作本產品。使用前,您必須將 EMI 墊片(NI 零件號 746228-01)安裝到 NI 6589 的兩側,並在所有開放的機箱插槽中安裝 PXI EMC 填充面板(NI 零件編號 778700-01)。
有關如何安裝和設定 NI-6587 適配器模組的說明,請參閱「適配器模組入門指南」。 「適配器模組的規格文件」包含訊號訊息,例如amp文件以及適配器模塊的 CLIP 詳細信息。
縮小製造商和您的舊測試系統之間的差距。
綜合服務
我們提供有競爭力的維修和校準服務,以及易於存取的文件和免費下載資源。
重置 出售剩餘產品
我們從每個 NI 系列中購買新的、二手的、退役的和剩餘的部件。 我們制定出適合您個人需求的最佳解決方案。
- 出售換取現金
- 獲得信用
- 獲得以舊換新優惠
過時的 NI 硬體有庫存並可隨時發貨
我們備有全新、全新剩餘、翻新和修復的 NI 硬體庫存。
1-800-915-6216
www.apexwaves.com
sales@apexwaves.com
所有商標、品牌和品牌名稱均為其各自所有者的財產。
索取報價 點這裡 NI-6587
入門指南
NI 6589
1 Gbps、20 通道、LVDS 數位 I/O 適配器模組
筆記 在開始之前,請完成 FlexRIO FPGA 模組或 FlexRIO 控制器入門指南中的軟體和硬體安裝說明。
NI 6589 是一款 FlexRIO 適配器模組,旨在與 FlexRIO FPGA 模組和 FlexRIO 控制器配合使用。
NI 6589 具有 20 個 LVDS 通道(16 個資料通道和 4 個 PFI),並且ampLVDS 頻道上的檔案速率高達 1 Gbit/s
本文檔介紹瞭如何安裝和配置 NI 6589。
電磁兼容性指南
本產品經過測試,符合產品規格中規定的電磁兼容性 (EMC) 監管要求和限制。 這些要求和限制旨在為產品在預期工作電磁環境中運行時提供合理的保護,防止有害干擾。
本產品適用於工業場所。 但是,當產品連接到外圍設備或測試對象時,或者如果產品用於住宅或商業區域,在某些安裝中可能會產生有害干擾。 為盡量減少對無線電和電視接收的干擾並防止不可接受的性能下降,請嚴格按照產品文檔中的說明安裝和使用本產品。
此外,未經 National Instruments 明確批准而對產品進行的任何修改都可能導致您根據當地監管規則操作該產品的權力失效。
- 警告 為確保指定的 EMC 性能,只能使用屏蔽電纜和附件操作本產品。
- 警告 為了確保指定的 EMC 性能,使用前必須將 EMI 墊片(NI 零件編號 746228-01)安裝到 NI 6589 的兩側。
- 警告 為了確保指定的 EMC 效能,您必須在所有開放的機箱插槽中安裝 PXI EMC 填充板(NI 零件編號 778700-01)。
FlexRIO文檔
表 1. FlexRIO 文檔位置和說明
| 文件 | 地點 | 描述 |
| FlexRIO FPGA 模組或 FlexRIO 控制器入門指南 | 可從“開始”菜單和 ni.com/手冊. | 包含 FlexRIO 系統的安裝說明。 |
| FlexRIO FPGA 的規格文檔
FlexRIO 模組或控制器 |
可從“開始”菜單和 ni.com/手冊. | 包含 FlexRIO FPGA 模塊或 FlexRIO 控制器的規格。 |
| 適配器模塊入門指南 | 可從“開始”菜單和 ni.com/手冊. | 包含信號信息,例如amp文件以及適配器模塊的 CLIP 詳細信息。 |
| 適配器模塊的規格文檔 | 可從“開始”菜單和 ni.com/手冊. | 包含適配器模塊的規格。 |
| 實驗室VIEW FPGA
模塊幫助 |
嵌入在 實驗室VIEW 幫助
並在 ni.com/手冊. |
包含有關實驗室基本功能的信息VIEW FPGA 模塊。 |
| 文件 | 地點 | 描述 |
| 實時模塊幫助 | 嵌入實驗室VIEW 幫助
並在 ni.com/手冊. |
包含有關實時編程概念、使用 Lab 的分步說明的信息VIEW 有關實時模塊的信息,有關實時模塊 VI 和函數的參考信息以及有關實驗室的信息VIEW 實時操作系統上的功能。 |
| FlexRIO幫助 | 可從“開始”菜單和 ni.com/手冊. | 包含有關 FPGA 模塊前面板連接器和 I/O、FlexRIO 前面板連接器和 I/O 控制器、編程指令以及適配器模塊組件級 IP (CLIP) 的信息。 |
| FlexRIO 適配器模組開發套件使用手冊 | 可從開始功能表的開始»所有程式»National Instruments»NI FlexRIO»NI FlexRIO 適配器模組開發套件»文件中取得。 | 包含有關如何創建與 FlexRIO FPGA 模塊配合使用的自定義適配器模塊的信息。 |
| 實驗室VIEW Examp萊斯 | 在 NI Ex 中可用amp勒查找器。 在實驗室VIEW,單擊幫助»查找 Examp檔案» 硬體輸入與輸出» FlexRIO。 | 包含前amp有關如何在設備上運行 FPGA VI 和主機 VI 的文件。 |
| 互聯網協議網 | 位於 ni.com/ipnet. | 包含實驗室VIEW FPGA功能和知識產權共享。 |
| FlexRIO 產品頁面 | 位於 ni.com/flexrio. | 包含 FlexRIO 設備的產品信息和數據表。 |
驗證系統要求
要使用 FlexRIO 支援儀器驅動程序,您的系統必須滿足某些要求。有關最低系統要求、推薦系統和支援的應用程式開發環境 (ADE) 的更多信息,請參閱 FlexRIO 支援自述文件,該文件可在 FlexRIO 支援軟體 DVD 上或線上存取: ni.com/updates.
開箱
警告 為防止 ESD 損壞設備,請使用接地帶或握住接地物體(例如計算機機箱)將自己接地。
- 將防靜電包裝接觸計算機機箱的金屬部分。
- 從包裝中取出每個模塊並檢查是否有鬆動的組件或任何其他損壞跡象。
警告 切勿觸摸連接器的裸露針腳。
筆記 如果設備出現任何損壞,請勿安裝。 - 從套件中取出所有其他物品和文檔。 不使用時,將設備存放在防靜電包裝中。
準備環境
確保您使用 NI 6589 的環境符合以下規格。
- 工作溫度(IEC 60068-2-1、IEC 60068-2-2) 0 °C 至 55 °C
- 工作濕度 (IEC 60068-2-56) 10% 至 90% RH,非冷凝
- 污染等級2
- 環境溫度 2,000 °C 時最大海拔 25 m
僅限室內使用。
筆記 請參閱 NI 6589 規格: ni.com/手冊 以獲得完整的規格。
警告 使用柔軟的非金屬刷清潔硬件。 在將其恢復使用之前,請確保硬件完全乾燥並且沒有污染物。
安裝 NI 6589
有關如何安裝 FlexRIO 系統(包括 NI 6589)的說明,請參閱 FlexRIO FPGA 模塊或 FlexRIO 控制器的入門指南。
確認Measurement & Automation Explorer (MAX) 識別設備
使用Measurement & Automation Explorer (MAX) 配置您的 NI 硬件。 MAX 通知其他程序哪些設備駐留在系統中以及它們是如何配置的。 MAX 會自動安裝 FlexRIO 支持。
- 通過導航至開始»所有程序»National Instruments»NI MAX 或單擊 NI MAX 桌面圖標來啟動 MAX。
- 在“配置”窗格中,雙擊“設備和接口”以查看已安裝設備的列表。 已安裝的設備顯示在其關聯機箱的名稱下。
- (僅限 PXI 和 PXI Express 設備)展開您的機箱樹項目。 MAX 列出了機箱中安裝的所有設備。 您的默認設備名稱可能有所不同。
筆記 如果您沒有看到列出的硬件,請按刷新已安裝設備的列表。 如果設備仍未列出,請關閉系統電源,確保設備安裝正確,然後重新啟動。 - (僅限 FlexRIO 控制器)您的設備出現在“遠程設備”部分下。
電纜
注意 您必須使用屏蔽電纜和屏蔽附件來操作 NI 6589,以確保符合 NI 6589 規範中定義的 EMC 要求。請勿使用非屏蔽電纜或配件,除非它們安裝在具有正確設計和屏蔽輸入/輸出連接埠的屏蔽外殼中,並使用屏蔽電纜連接至 NI 6589。如果未正確安裝和屏蔽非屏蔽電纜或配件,則不再保證 NI 6589 的 EMC 規範。
使用帶有 SMA 插頭端的屏蔽 50 Ω 同軸電纜連接至 NI 0 前面板上的 PFI 6589 和 CLOCK IN 連接器。使用 NI SHB12X-B12X 屏蔽電纜(NI 零件號 192344-01)或 NI SHB12X-H3X24 差分飛線電纜(NI 零件號碼 196236-1R5)連接至 DDC 連接器。您也可以透過SHB2164X-B6589X屏蔽電纜將NI SMA-12配件連接到NI 12進行測試和調試。
筆記 如果您使用 DDC 連接器 (779157-01) 和 SHB12X-B12X 屏蔽電纜 (192344-01) 設計自訂佈線解決方案,則端連接器處的 NI 6589 接腳排列會顛倒。對於前amp如圖 1e 所示,腳位 73 上顯示的訊號對應到端連接器處的接腳 XNUMX。
以下 NI 電纜和配件未經過適當屏蔽,無法與 NI 6589 搭配使用,以符合 EMC 標準:
- NI SMA-2164 附件
- NI SHB12X-H3X24 差分飛線電纜
筆記 無論您使用 NI 電纜和配件還是自行設計,請正確端接電纜,以避免因訊號反射、過衝和下衝而導致測量不當。
配件
NI SMA-2164 測試夾具是用於差分訊號的分線盒。該夾具提供了一種連接其他設備進行測試和調試的簡單方法。
下圖顯示如何將差分 DDC 連接器連接到
NI SMA-2164,使用 NI SHB12X-B12X 電纜。有關使用 NI SMA-2164 的更多信息,請參閱 NI SMA-2164/2165 測試夾具使用者指南。
圖 1. 連接 NI SMA-2164 附件

- 帶有 NI 6589R 的 PXI/PXIe 機箱
- NI SHB12-B12X 電纜
- NI SMA-2164
飛線電纜 NI SHB12X-H3X24 也可用於差分訊號。這條電纜提供與典型邏輯分析儀類似的連接,因此您可以在邏輯分析儀類型的應用中使用它。該電纜如下圖所示。
圖 2. NI SHB12X-H3X24 飛線電纜

- 引線(1 × 3 插頭插座)
- DDC連接器
- 可拆卸套管
客製化配件
如果您要建立自訂附件以與具有 VHDCI DDC 連接器的 DUT 配合使用,您可以從 NI 購買 VHDCI 電纜的配套連接器。有關建立這些自訂附件的更多信息,請參閱使用 VHDCI 連接器連接 NI 數位波形產生器/分析器應用筆記。
訪問 ni.com/info 並輸入資訊代碼 rdinwa 以下載此說明。
如果您正在設計與使用 InfiniBand 連接器的裝置搭配使用的定製配件,您也可以從 NI 購買此連接器。
筆記 如果您使用 DDC 連接器 (779157-01) 和 SHB12X-B12X 屏蔽電纜 (192344-01) 設計自訂佈線解決方案,則端連接器處的 NI 6589 接腳排列會顛倒。對於前amp如圖 1e 所示,腳位 73 上顯示的訊號對應到端連接器處的接腳 XNUMX。
有關在設備上連接 I/O 訊號的更多信息,請參閱 NI 6589 規範。
前面板和連接器引腳排列
NI 6589 透過裝置前面板上的兩個 SMA 連接器提供一個 PFI 訊號和一個時脈訊號。此外,NI 6589 在數位資料與控制 (DDC) 連接器上提供 6589 個 LVDS 訊號、XNUMX 個 LVDS PFI 訊號、XNUMX 個單端 PFI 訊號以及 XNUMX 個 LVDS 時脈輸出訊號。下圖顯示了 NI XNUMX 的前面板連接器和訊號說明。
圖 3. NI 6589 前面板和連接器接腳分配

警告 為了避免對 NI 6589 造成永久性損壞,請在關閉模塊電源之前斷開連接到 NI 6589 的所有信號,並僅在適配器模塊由 FlexRIO FPGA 模塊或 FlexRIO 控制器上電後連接信號。
警告 超過 NI 6589 上任何連接器最大額定值的連接可能會損壞設備和機箱。 NI 對此類連接造成的任何損害不承擔任何責任。
筆記 如果您使用 Infiniband 連接器設計客製化佈線解決方案
(779157-01) 和 SHB12X-B12X LVDS 屏蔽電纜 (192344-01),NI 6589 腳位排列在端部連接器處相反。對於前amp如圖 1e 所示,引腳 73 上所示的訊號對應到端部連接器引腳排列中的引腳 XNUMX。
下表包含 NI 6589 的 SMA 接腳位置資訊和訊號資訊。
表 2. SMA 連接器名稱和說明
| 訊號名稱 | 連接器 | 訊號類型 | 信號說明 |
| PFI 0 | PFI 0 | 控制 | 用於通道 PFI 0 的雙向單端端子。 |
| 時鐘輸入 | 時鐘輸入 | 鐘 | 外部單端時脈輸入端。 |
下表包含 NI 6589 的 DDC 接腳位置資訊。
表 3. NI 6589 DDC 連接器名稱和描述
| 訊號名稱 | 引腳 | 訊號 類型 | 信號說明 |
| DDC 時脈輸出+ | 65 | 控制 | LVDS輸出S正極amp樂時鐘。 |
| DDC 時脈輸出- | 66 | 控制 | LVDS輸出負端Samp樂時鐘。 |
| 頻閃+ | 62 | 控制 | 外部S的正極差分端子ample 可用於同步動態擷取的時鐘來源。 |
| 頻閃- | 63 | 控制 | 外部S負差分端ample 可用於同步動態擷取的時鐘來源。 |
| DIO<0..15>+ | 14、17、20、23、26、29、32、35、38、41、44、47、50、53、56、59、XNUMX | 數據 | 用於雙向數位 I/O 資料通道 0 至 15 的正差分端子。 |
| DIO<0..15>- | 15、18、21、24、27、30、33、36、39、42、45、48、51、54、57、60、XNUMX | 數據 | 雙向數位 I/O 資料通道 0 至 15 的負差分端子。 |
| PFI <1..4>+ | 2, 5, 8, 11 | 控制 | 用於雙向 PFI 通道 1 至 4 的正差分端子。 |
| PFI <1..4>- | 3, 6, 9, 12 | 控制 | 雙向 PFI 通道 1 至 4 的負差分端子。 |
| SE_PFI<1..3> | 68、71、72 | 控制 | 用於雙向 PFI 通道 1 至 3 的單端端子。 |
| 接地 | 1, 4, 7, 10, 13, 16, 19, 22, 25, 28, 31, 34, 37, 40, 42, 46, 49, 52, 55, 58, 69 | 地面 | 訊號的接地參考。 |
有關 NI 6589 前面板連接器的更多詳細信息,請參閱 NI 6589 規範。
框圖
下圖顯示了透過 NI 6589 的資料流。差分資料線提供低雜訊、低功耗、低功耗amp用於高速數位資料傳輸的緯度差分法。
圖 4. 時脈輸入訊號

圖 5. LVDS 數據線和 PFI 線

圖 6. 單端 PFI 線

圖 7. 時脈輸出訊號

圖 8. 交叉點開關

相關資訊
第 12 頁的組件級智慧財產權 (CLIP)
實驗室VIEW FPGA 模塊包括用於 HDL IP 集成的組件級知識產權 (CLIP)。 FlexRIO 設備支持兩種類型的 CLIP:用戶定義的和套接字的。
組件級知識產權 (CLIP)
實驗室VIEW FPGA 模塊包括用於 HDL IP 集成的組件級知識產權 (CLIP)。 FlexRIO 設備支持兩種類型的 CLIP:用戶定義的和套接字的。
- 用戶定義的CLIP允許您將HDL IP插入FPGA目標,使VHDL代碼能夠直接與FPGA VI通信。
- 套接字 CLIP 提供與使用者定義 CLIP 相同的 IP 集成,但它還允許 CLIP 直接與 FPGA 外部電路通訊。適配器模組插座 CLIP 可讓您的 IP 直接與 FPGA VI 和外部適配器模組連接器介面進行通訊。
FlexRIO 適配器模塊附帶插座 CLIP 項目,可將模塊 I/O 添加到實驗室VIEW 專案.
相關資訊
第 10 頁的框圖
NI 6589 夾子
請參閱下表以了解可用的 NI 6589 CLIP 專案以及每個 CLIP 專案的功能和可用訊號。
筆記 所有 NI 6589 CLIP 專案都允許單獨的時脈輸出反轉。
表 4. NI 6589 CLIP 項目
| 片段名稱 | 訊號 | 描述 |
| NI 6589 基本連接器 CLIP |
|
提供對所有低容量資料的讀取/寫入訪問tag差分訊號 (LVDS) 和單端通道,其中通道按連接器分組。您可以使用 U16 資料類型存取 LVDS 資料和方向線,其中每個位元位置對應於單獨的通道。您可以使用布林控制項存取 LVDS PFI 線和單端 PFI 線。 |
| NI 6589
Serdes 通道 CLIP |
|
使用基於通道的介面提供對所有 LVDS 和單端通道的讀取/寫入存取。您可以使用 U16 資料類型存取 LVDS 資料和 PFI 通道,其中前六位未使用。每條 LVDS 線、PFI 線和時脈輸出都連接到 OSERDES 或 ISERDES 模組,預設將訊號串列化或反串行化 10 倍。在採集期間,NI 6589 在每個通道中向 ISERDES 或 OSERDES 模組讀取或寫入 XNUMX 位元資料。所有 OSERDES 和 ISERDES 模組均設定為雙倍資料速率 (DDR) 模式。 |
| NI 6589
Serdes 連接器 CLIP |
|
提供對所有 LVDS 和單端通道的讀取/寫入訪問,其中通道按連接器分組。此 CLIP 高速傳送並行資料。您可以使用 U16 資料類型存取 LVDS 資料和方向線,可以使用 U8 資料類型存取 LVDS PFI 線,也可以使用布林控制項存取單端 PFI 線。在 U8 資料類型中,前四位未使用。每條 LVDS 線、PFI 線和時脈輸出都連接到 OSERDES 或 ISERDES 模組,預設分別將訊號串列化或反串行化六倍。因此,在每個區域時脈週期,NI 6589 讀取或寫入 XNUMX 個amp文件傳入或傳出 ISERDES 或 OSERDES 區塊。所有 OSERDES 和 ISERDES 模組均設定為雙倍資料速率 (DDR) 模式。 |
下表列出了設計自訂元件級 IP (CLIP) 所需的 NI 6589 SMA 連接器訊號和對應的 FlexRIO FPGA 模組訊號。
表 5. NI 6589 SMA 訊號和 FlexRIO FPGA 模組訊號
| NI 6589 | FlexRIO FPGA 模組 | ||
| 訊號名稱 | GPIO 輸入 | GPIO 輸出 | GPIO 方向 |
| PFI 0 | GPIO_2_n | GPIO_5_n | GPIO_6_n(作為啟用) |
| 時鐘輸入 | GClk_SE | — | — |
下表列出了設計自訂元件級 IP (CLIP) 所需的 NI 6589 DDC 連接器訊號和對應的 FlexRIO FPGA 模組訊號。訊號上的 _CC 後綴標識可以接收區域時脈的通道。
表 6. NI 6589 DDC 訊號和 FlexRIO FPGA 模組訊號
| NI 6589 | FlexRIO FPGA 模組 | ||
| 訊號名稱 | GPIO 輸入 | GPIO 輸出 | GPIO 方向 |
| PFI 1+ | GPIO_39_CC | GPIO_36 | GPIO_14 |
| PFI 1- | GPIO_39_n_CC | GPIO_36_n | |
| PFI 2+ | GPIO_40_CC | GPIO_41 | GPIO_14_n |
| PFI 2- | GPIO_40_n_CC | GPIO_41_n | |
| PFI 3+ | GPIO_45 | GPIO_46 | GPIO_15 |
| PFI 3- | GPIO_45_n | GPIO_46_n | |
| PFI 4+ | GPIO_47 | GPIO_48 | GPIO_15_n |
| PFI 4- | GPIO_47_n | GPIO_48_n | |
| 數位輸出0+ | GPIO_62 | GPIO_32 | GPIO_4_n |
| DIO 0- | GPIO_62_n | GPIO_32_n | |
| 數位輸出1+ | GPIO_63 | GPIO_28 | GPIO_11 |
| DIO 1- | GPIO_63_n | GPIO_28_n | |
| 數位輸出2+ | GPIO_64 | GPIO_23 | GPIO_9_n |
| DIO 2- | GPIO_64_n | GPIO_23_n | |
| 數位輸出3+ | GPIO_65 | GPIO_19 | GPIO_3 |
| DIO 3- | GPIO_65_n | GPIO_19_n | |
| 數位輸出4+ | GPIO_60 | GPIO_31 | GPIO_4 |
| DIO 4- | GPIO_60_n | GPIO_31_n | |
| 數位輸出5+ | GPIO_61 | GPIO_27 | GPIO_5 |
| DIO 5- | GPIO_61_n | GPIO_27_n | |
| 數位輸出6+ | GPIO_55 | GPIO_22 | GPIO_6 |
| DIO 6- | GPIO_55_n | GPIO_22_n | |
| 數位輸出7+ | GPIO_54 | GPIO_18 | GPIO_7 |
| DIO 7- | GPIO_54_n | GPIO_18_n | |
| NI 6589 | FlexRIO FPGA 模組 | ||
| 訊號名稱 | GPIO 輸入 | GPIO 輸出 | GPIO 方向 |
| 數位輸出8+ | GPIO_53 | GPIO_30 | GPIO_8 |
| DIO 8- | GPIO_53_n | GPIO_30_n | |
| 數位輸出9+ | GPIO_52 | GPIO_25 | GPIO_9 |
| DIO 9- | GPIO_52_n | GPIO_25_n | |
| 數位輸出10+ | GPIO_51 | GPIO_21 | GPIO_10 |
| DIO 10- | GPIO_51_n | GPIO_21_n | |
| 數位輸出11+ | GPIO_50 | GPIO_17 | GPIO_2 |
| DIO 11- | GPIO_50_n | GPIO_17_n | |
| 數位輸出12+ | GPIO_49_CC | GPIO_29 | GPIO_12 |
| DIO 12- | GPIO_49_n_CC | GPIO_29_n | |
| 數位輸出13+ | GPIO_57_CC | GPIO_24 | GPIO_13 |
| DIO 13- | GPIO_57_n_CC | GPIO_24_n | |
| 數位輸出14+ | GPIO_58_CC | GPIO_20 | GPIO_3_n |
| DIO 14- | GPIO_58_n_CC | GPIO_20_n | |
| 數位輸出15+ | GPIO_59_CC | GPIO_16 | GPIO_1_n |
| DIO 15- | GPIO_59_n_CC | GPIO_16_n | |
| 頻閃+ | GPIO_56_CC | — | GPIO_8_n |
| GPIO_26_CC | |||
| GPIO_38_CC | |||
| GPIO_LVDS | |||
| 頻閃- | GPIO_56_n_CC | ||
| GPIO_26_n_CC | |||
| GPIO_38_CC | |||
| GPIO_LVDS_n | |||
| NI 6589 | FlexRIO FPGA 模組 | ||
| 訊號名稱 | GPIO 輸入 | GPIO 輸出 | GPIO 方向 |
| DDC 時脈輸出 LVDS+ | — | GPIO_43 | GPIO_7_n(作為啟用) |
| DDC 時脈輸出 LVDS- | GPIO_43_n | ||
| SE_PFI_1 | GPIO_44_n | GPIO_37_n | GPIO_44(作為啟用) |
| SE_PFI_2 | GPIO_42_n | GPIO_34_n | GPIO_42(作為啟用) |
| SE_PFI_3 | GPIO_35 | GPIO_33_n | GPIO_35_n(作為啟用) |
有關 FlexRIO CLIP 項目、使用套接字 CLIP 配置 NI 6589 以及可用套接字 CLIP 信號列表的更多信息,請參閱 FlexRIO 幫助。
計時
NI 6589 上的時鐘控制著ampFlexRIO 系統上的檔案速率和其他計時功能。下圖顯示了透過交叉點開關路由的 NI 6589 時脈來源。 Generation Bank I/O 時脈、PFI Bank I/O 時脈和全域時鐘皆由交叉點開關提供。採集組 I/O 時脈可源自交叉點開關或直接經由選通旁路路徑存取。
筆記 只有 Acq_IO_Clock_Source 訊號可以使用 STROBE Bypass 路徑。如果 Acq_IO_Clock_Source 設定為 Strobe Bypass,則 Gen_IO_Clock_Source、PFI_IO_Clock_Source 和 IO_Module_Clock_1_Source 無法設定為 Strobe From Crosspoint Switch。
圖 9. 交叉點開關

在軟體中,每個時脈輸出端子都透過 U8 資料類型存取。下表顯示了交叉點開關時鐘選項的值。
表 7. 時鐘值
| 價值 | 時鐘選項 |
| 0 | 三態—輸出禁用(高阻抗)。 |
| 2 | 同步時鐘(僅限 PXI Express)—來自 PXI Express 背板的時鐘。您可以選擇 PXI_CLK10 or 達星A 在 細節 的類別 IO 模組屬性 對話框。 |
| 3 | 適配器模組板載時鐘—由 Si570 時脈晶片產生的時脈。 |
| 4 | 交叉點開關選通—來自交叉點開關的 LVDS STROBE 訊號。使用此設定將 LVDS STROBE 訊號路由到多個 I/O 時脈。 |
| 5 | 頻閃旁路—LVDS STROBE 繞過交叉點開關。的傳播延遲 頻閃旁路 與資料通道的傳播延遲完全匹配。此設定非常適合來源同步應用程式。 |
下一步去哪裡
請參閱下圖,了解有關其他產品任務以及這些任務的關聯資源的信息。

有關您產品的更多信息,請通過 NI網.
- 支援
ni.com/support - FlexRIO
ni.com/flexrio - 服務
ni.com/services
全球支持和服務
然後我 web網站是您獲取技術支援的完整資源。在 ni.com/support,您可以訪問從故障排除和應用程序開發自助資源到來自 NI 應用工程師的電子郵件和電話幫助的一切內容。
訪問 ni.com/services NI 工廠安裝服務、維修、延長保固期和其他服務。
訪問 ni.com/register 註冊您的 NI 產品。 產品註冊有助於技術支持,並確保您收到來自 NI 的重要信息更新。
符合性聲明 (DoC) 是我們使用製造商的符合性聲明來聲明符合歐洲共同體理事會的要求。 該系統為用戶提供電磁兼容性(EMC)和產品安全保護。 您可以通過訪問獲取您產品的 DoC ni.com/certification. 如果您的產品支持校準,您可以在以下網址獲取產品的校准證書 ni.com/校準。 NI 公司總部位於
11500 North Mopac Expressway,德克薩斯州奧斯汀,78759-3504。 NI 還在世界各地設有辦事處。 如需美國的電話支持,請創建您的服務請求: ni.com/support 或撥打 1 866 ASK MYNI (275 6964)。如需美國境外的電話支持,請造訪全球辦事處部分 ni.com/niglobal 訪問分公司 web網站,提供最新的聯絡資訊、支援電話號碼、電子郵件地址和時事。
請參閱 NI 商標和標誌指南,網址為 ni.com/商標 有關 NI 商標的信息。 此處提及的其他產品和公司名稱是其各自公司的商標或商號。 有關 NI 產品/技術的專利,請參閱相應位置:幫助 » 軟件中的專利,即 patents.txt file 在您的媒體上,或位於以下位置的 NI 專利聲明: ni.com/patents。您可以在自述文件中找到有關最終用戶許可協議 (EULA) 和第三方法律聲明的信息 file 對於您的 NI 產品。
請參閱出口合規信息: ni.com/legal/export-compliance 了解 NI 全球貿易合規政策以及如何獲取相關 HTS 代碼、ECCN 和其他進出口數據。 NI 對本文所含信息的準確性不做任何明示或暗示的保證,並且不對任何錯誤承擔責任。 美國政府客戶:本手冊中包含的數據是自費開發的,並受 FAR 52.227-14、DFAR 252.227-7014 和 DFAR 252.227-7015 中規定的適用有限權利和受限數據權利的約束。
© 2016 美國國家儀器公司。版權所有。
374729B-01 四月 16
文件/資源
![]() |
NATIONAL INSTRUMENTS NI-6589 20 通道 LVDS 數位輸入或輸出適配器模組 [pdf] 使用者指南 NI-6587、NI-6589、20通道LVDS數位輸入或輸出適配器模組、NI-6589 20通道LVDS數位輸入或輸出適配器模組、LVDS數位輸入或輸出適配器模組、數位輸入或輸出適配器模組、輸入或輸出適配器模組模組、輸出適配器模組、適配器模組、模組 |





