مایکروچپ AC480 Fpga Sfp ماډل پولار فایر

مشخصات:
- د محصول نوم: AC480 د غوښتنلیک یادښت د پولار فایر FPGA SFP+ ماډل
- جوړونکی: مایکروسیمي
- مرکزي دفتر: یو شرکت، الیسو ویجو، CA 92656 USA
- اړیکه:
- په متحده ایالاتو کې: +1 800-713-4113
- د متحده ایالاتو څخه بهر: +1 949-380-6100
- خرڅلاو: +1 949-380-6136
- فکس: +1 949-215-4996
- بریښنالیک: sales.support@microsemi.com
- Webسایټ: www.microsemi.com
د محصول کارولو لارښوونې
د پولار فایر FPGA SFP+ ماډل
د پولار فایر FPGA SFP+ ماډل د لوړ سرعت ډیټا اړیکو وړتیاو چمتو کولو لپاره ډیزاین شوی.
د SFP+ ماډل بلاک ډیاګرام
د بلاک ډیاګرام د SFP+ ماډل داخلي برخې او اړیکې ښیې.
د SFP+ ماډل ابعاد
د SFP+ ماډل د مناسب فټینګ او ادغام لپاره ورکړل شوي ابعادو ته مراجعه وکړئ.
د بیاکتنې تاریخ
د بیاکتنې تاریخ هغه بدلونونه بیانوي چې په سند کې پلي شوي. بدلونونه د بیاکتنې لخوا لیست شوي، د خورا اوسني خپرونې سره پیل کیږي.
بیاکتنه 1.0
د دې سند لومړۍ خپرونه.
د پولار فایر FPGA SFP+ ماډل
د مایکروسیمي ۱۰G آپټیکل SFP+ ماډل د سیسټم په کچه د آپټیکل ټرانسیور حل دی چې د ټیټ ځواک، کوچني فارم فکتور، او خورا خوندي پولار فایر® FPGA سره جوړ شوی.
د پولار فایر FPGAs د معلوماتو د اړیکو غوښتنلیکونو لپاره اړین لاندې ځانګړتیاوې چمتو کوي:
- د ۱۱ ملي متر x ۱۴.۵ ملي متر سره کوچنی فارم فکتور
- د منځنۍ کچې وسیلې ډول (MPF200 FPGA) چې 192K LEs (DFFs + LUTs) لري
- د ټیټ بریښنا اډوانtagد SFP/SFP+ پر بنسټ غوښتنلیکونو لپاره اړین دي
- د انلاین کوډ کولو سره خورا خوندي او د باور وړ
- د لوړ فعالیت ټرانسسیورونه په 12.7G کې
په دې توګه، د پولار فایر FPGA پر بنسټ سمارټ SFP/SFP+ غوښتنلیکونه د ډیزاین وخت او لګښت خوندي کوي پرته له دې چې فعالیت سره جوړجاړی وکړي. د روټرونو، OAM، OLT/ONU، OTN، 1588، SyncE، او SDN شاوخوا SFP+ غوښتنلیکونه د پولار فایر FPGAs په کارولو سره جوړ کیدی شي.
د پولار فایر FPGA کورنۍ په اړه د نورو معلوماتو لپاره، د پولار فایر FPGAs وګورئ.
د MPF200T-FCSG325 وسیله په SFP+ ماډل کې کارول کیږي. MPF200 کې 192K LEs (DFFs + LUTs) شامل دي او د 11 ملي میتر × 14.5 ملي میتر فارم فاکتور سره راځي، کوم چې دا وسیله کڅوړه د SFP+ غوښتنلیکونو لپاره غوره فټ کوي.
دا غوښتنلیک یادښت تشریح کوي چې څنګه د پولار فایر FPGA د SFP+ ماډل په جوړولو کې کارول کیدی شي او لارښوونې چمتو کوي:
- د ورکړل شوي کوچني فارم فاکتور دننه د FPGA پر بنسټ SFP+ ماډل جوړ کړئ.
- د ماډل لپاره د بریښنا موثر بشپړتیا ډیزاین کړئ او د لوړ سرعت ټریسو لپاره د لوړ فعالیت سیګنال بشپړتیا ډیزاین کړئ.
د SFP+ ماډل بلاک ډیاګرام
لاندې انځور د SFP+ ماډل بلاک ډیاګرام ښیې.

د SFP+ ماډل لاندې برخې او احکام لري:
- د پولار فایر MPF200T-FCSG325 FPGA
- د پاور اپ لپاره د پولار فایر FPGA مرستندویه سرکټ
- د کلاک کولو او پروګرام کولو سرکټ
- لاین چلوونکي
- محدودول ampژغورونکي
- نظری ارتباط:
- د نظري اړیکو لپاره د رسیدونکي آپټیکل فرعي اسمبلۍ (ROSA) اړین دی
- د نظري اړیکو لپاره د لیږدونکي نظري فرعي اسمبلۍ (TOSA) ته اړتیا ده
- د پولار فایر FPGA څخه لاین ډرایور ته د یو لوړ سرعت سریال TX/RX لپاره چمتووالی/ampلايف
- د بل سرکټ کنټرول لپاره یو څو اړخيز سیګنالونه
- څنډه نښلونکی
د SFP+ ماډل ابعاد
د ماډل د بڼې ابعاد په لاندې شکل کې ښودل شوي دي.

یادونه: په انځور کې ټول ابعاد په ملي متر کې دي.
د SFP+ له فاکتور څخه د نورو معلوماتو لپاره، د SFF-8432 مشخصات وګورئ.
د هارډویر حوالې ډیزاین توضیحات
د FPGA بلاک ډیاګرام
لاندې د هارډویر بلاک ډیاګرام د FPGA پر بنسټ د SFP+ ماډل ځانګړی جوړښت ښیې.

د بریښنا تنظیم او مصرف
د پولار فایر FPGA لپاره په 1V0 کې کور جریان (VDD) او ټرانسیور جریان (VDDA) ته اړتیا ده. نور حجمtagد ای ریلونه VDD25 او VDDA25 په 2V5 کې، او VDD18 په 1V8 کې په 4 شکل، 6 مخ کې ښودل شوي دي. د کور جریان (VDD) د FPGA په پروګرام شوي ډیزاین اندازې پورې اړه لري.
د یو عادي SFP+ غوښتنلیک لپاره، د کور جریان د 1A څخه تر 2A پورې دی. دا ډیره سپارښتنه کیږي چې د بریښنا شمیرې نهایی کولو دمخه د مختلفو ریلونو لپاره د بریښنا مصرف (د مایکروسیمي بریښنا اټکل کونکي په کارولو سره) وګورئ ځکه چې دا ممکن د ډیزاین سره توپیر ولري. د بریښنا اټکل کونکي وسیله په لاندې لینک کې شتون لري: https://www.microsemi.com/document-portal/doc_download/136554-polarfire-power-estimator.

لاندې جدول د پولار فایر وسیلې لپاره د کارولو لپاره وړاندیز شوي ډیکوپلینګ کیپسیټرونه لیست کوي.
جدول 1 • د جلا کولو کیپسیټرونه وړاندیز شوي

د ټرانسسیور سکیم
لاندې انځور ښیي چې ټرانسیور څنګه د څنډې نښلونکي، لیزر ډرایور، او ampلایف سرکټ.

لکه څنګه چې په شکل 5، مخ 6 کې ښودل شوي، د څنډې نښلونکی د پولار فایر XCVR بلاک د 2 لین سره، او د لیزر ډرایور سره اړیکه لري او ampد لایفیر واحد د لین 0 سره اړیکه لري.
د پولار فایر ټرانسیور په اړه د نورو معلوماتو لپاره، UG0677 وګورئ: د پولار فایر FPGA ټرانسیور کارونکي لارښود.
د ټرانسسیور حوالې ساعت
په ماډل کې یو ۱۵۶.۲۵ MHz اوسیلیټر شتون لري ترڅو د XCVR_0A_REFCLK پن کې د پولار فایر ټرانسیور بلاک ته د حوالې ساعت چمتو کړي. د اوسیلیټر محصول معیاري LVDS دی. د حوالې ساعت د بریښنایی ځانګړتیاو او ملاتړ معیارونو په اړه د نورو معلوماتو لپاره، DS0141 وګورئ: د پولار فایر FPGA ډیټاشیټ.

د FPGA پروګرام کولو انٹرفیسونه
د پولار فایر FPGA د SPI له لارې پروګرام کیدی شي. د J لپاره د ازموینې ټکي شتون لريTAG سیګنالونه یوازې د ډیبګ کولو لپاره دي. راتلونکې برخه د SPI پروګرام کولو انٹرفیس تشریح کوي.
- د SPI پروګرام کول
د SPI پروګرام کولو سکیم کې، د SFP+ ماډل کې د پولار فایر FPGA پخپله د SPI څخه پروګرام کوي
فلش. SPI د اپلیکیشن دننه پروګرامینګ (IAP) او اتوماتیک تازه کولو ملاتړ کوي. لاندې انځور د SPI پروګرامینګ سکیم ښیي.

د IAP پروګرام کولو فعالولو لپاره، لاندې FPGA پنونه باید لوړ تنظیم شي:
- A10 (SC_SPI_ENABLE)
- A9 (SC_IO_CFG_INTERFACE)
په ماډل کې د SPI فلش مشخصات په لاندې ډول دي:
- کثافت: ۱۲۸ Mb
- والیtage: 2.7 V څخه 3.6 V (S25FL127SABNFI101)
- د SPI حالت ملاتړ: موډونه 0 او 3
- وقف شوی بانک: ۳
د FPGA پروګرام کولو په اړه د نورو معلوماتو لپاره، UG0714 وګورئ: د پولار فایر FPGA پروګرام کولو کارونکي لارښود.
د لیزر ډرایور او محدودیت Ampلايف
دا ماډل د VCSEL ډرایور او محدودولو ترکیب لري ampد FPGA څخه انٹرفیس شوی د 3 تار ډیجیټل کنټرول سره لایفیر. دا 3 تار انٹرفیس FPGA ته وړتیا ورکوي چې د لیزر ډرایور راجسترونو ته لاسرسی ومومي او ampلايف

د اجزاوو ځای پرځای کول
دا برخه پورته او اړخ تشریح کوي view د FPGA ځای پرځای کولو.
- د پورته اړخ FPGA ځای پرځای کول
لاندې انځور پورته برخه ښیي view د FPGA ځای پرځای کولو.

د ښکته اړخ FPGA ځای پرځای کول
شکل ۱۰، مخ ۹ ښکته برخه ښیي view د FPGA ځای پرځای کولو.

د ماډل ترتیب
- سټک اپ او مواد
د پولار فایر SFP+ ماډل د شپږ پوړیز PCB سره ډیزاین شوی او کارول شوی مواد نیلکو 4000-13SI دی.
د راټولولو ترتیب په لاندې ډول دی:- پورته
- GND1
- SIG1
- ځواک
- GND2
- لاندې
یادونه: د PCB ټول ضخامت 1 ملي میتر دی چې دقت یې +/- 0.1 ملي میتر دی.
- پرت په پرت ماتول
د طبقې په طبقه کې د جلا کېدو څرنګوالی په لاندې ارقامو کې ښودل شوی دی:- پورته پرت
لاندې انځور پورته طبقه ښیي.
- د GND1 طبقه
لاندې انځور د GND1 طبقه ښیي.
- د SIG1 طبقه
لاندې انځور د SIG1 طبقه ښیي.
- د بریښنا طبقه
شکل ۱۴، مخ ۱۱ د بریښنا طبقه ښیي.
- د GND2 طبقه
لاندې انځور د GND2 طبقه ښیي.
- لاندې پرت
لاندې انځور لاندې طبقه ښیي.
- پورته پرت

د بریښنا بشپړتیا سپارښتنې
د SFP+ غوښتنلیک لپاره وړاندیز شوي بورډ کیپسیټرونه په جدول 1 کې لیست شوي دي. د VDD لپاره بلک کیپسیټرونه چې په جدول 1 کې ذکر شوي، یوازې د پولار فایر وسیلې لپاره دي. جدول 1، د تنظیم کونکي د محصول لپاره اړین کیپسیټرونه لیست نه کوي. د تنظیم کونکي محصول باید د تنظیم کونکي پلورونکي د کیپسیټر مشخصات تعقیب کړي.
- د VDD لپاره د بلک کپیسیټر سپارښتنې د مصرف 1.5A پراساس دي.
- د VDD الوتکې د روټ کولو په وخت کې باید احتیاط وشي. ډاډ ترلاسه کړئ چې الوتکه د یوې وقف شوې الوتکې په توګه روټ شوې ده ترڅو د جال په هیڅ ځای کې د IR څپې ونه رسیږي. دا به دا هم ډاډمن کړي چې د VDD لپاره څپه لږترلږه وي.
- ټول 0.1 μF او 0.01 μF کیپسیټرونه د BGA وسیلې لاندې ځای په ځای کړئ.
یادونه: د نه کارول شوي بریښنا رسولو لپاره د وړاندیز شوي اتصالاتو په اړه د معلوماتو لپاره، د UG0726 شکل 3 او 4 وګورئ: د پولار فایر FPGA بورډ ډیزاین کارونکي لارښود.
د سیګنال بشپړتیا سپارښتنې
د لوړ سرعت ټرانسیور ټریس روټینګ لپاره لاندې لارښوونې سپارښتنه کیږي:
- د P او N ترمنځ د میچ اوږدوالی د 1 ملیون دننه.
- د ۸۵ څخه تر ۱۰۰ اوهم پورې د امپیډنس وساتئ.
- د ماډل له لارې، د BGA پیډ او د نښلونکي بندښتونه د ټریس امپیډینس سره سمون خوري.
- په نرمۍ سره یوځای شوي توپیري نښې وکاروئ.
- د ټیټ زیان لرونکي PCB موادو څخه کار واخلئ.
- د ټیټ خړوالي مسو PCB موادو څخه کار واخلئ.
د لوړ سرعت سیګنالونو د روټینګ په اړه د نورو معلوماتو لپاره، د UG0726 برخه 4.2 وګورئ: د پولار فایر FPGA بورډ ډیزاین کارونکي لارښود.
د IBIS-AMI سمولیشن
د IBIS-AMI سمولیشن د پولار فایر FPGA TX څخه د SFP نارینه نښلونکي ته د تلونکو یو له ټریسونو څخه ترسره شو. او، د سترګو ډیاګرام په نښلونکي کې نیول شوی. د سمولیشن ټوپولوژي په شکل 18، مخ 13 کې ښودل شوې ده.

یادونه: د IBIS-AMI ماډلونه په لاندې ځایونو کې شتون لري: https://www.microsemi.com/products/fpga-soc/design-resources/ibis-models/ibis-models-polarfire
- د IBIS-AMI لپاره د سمولیشن پیرامیټرې په لاندې ډول دي:
- TX ampلیټیوډ: 400 mV
- ډی-ټینګار: 0 dB
- د موټر چلوونکي خنډ: ۱۰۰ اوهم
- لکه څنګه چې په شکل ۱۸، مخ ۱۳ کې ښودل شوي، د سترګو ډیاګرام کې د SFP مطابق د سترګو ماسک شامل و. د سترګو ډیاګرام په سمولیشن کې د SFP د سترګو ماسک مشخصات تیریږي. د سترګو ډیاګرام ښیي چې ټریس د ټولو نا انډولیو لپاره غوره شوی دی.

اسناد / سرچینې
![]() |
مایکروچپ AC480 Fpga Sfp ماډل پولار فایر [pdf] د لارښوونې لارښود د AC480 Fpga Sfp ماډل پولار فایر، AC480، Fpga Sfp ماډل پولار فایر، Fpga Sfp ماډل پولار فایر، Fpga Sfp ماډل، پولار فایر |

