Manwal għall-Utent AT-START-F437
Nibdew b'AT32F437ZMT7
Introduzzjoni
AT-START-F437 huwa ddisinjat biex jgħinek tesplora l-prestazzjoni għolja tal-mikrokontrollur 32-bit
AT32F437 li jinkorpora ARM Cortex® -M4 qalba ma 'FPU, u jħaffef l-iżvilupp tal-applikazzjoni.
AT-START-F437 huwa bord ta 'evalwazzjoni bbażat fuq mikrokontrollur AT32F437ZMT7. L-apparat fih periferali bħal LEDs, buttuni, żewġ konnetturi USB mikro-B, konnettur tat-tip A, konnettur Ethernet RJ45, interface ta 'estensjoni Arduino™ Uno R3 u memorja Flash SPI ta' 16 MB (estiż permezz ta 'QSPI1). Dan il-bord ta 'evalwazzjoni jinkorpora AT-Link-EZ għad-debugging/ipprogrammar mingħajr il-ħtieġa ta' għodod oħra ta 'żvilupp.
Fuqview
1.1 Karatteristiċi
AT-START-F437 għandu l-karatteristiċi li ġejjin:
- AT-START-F437 għandu mikrokontrollur AT32F437ZMT7 abbord li jinkorpora ARM Cortex® - qalba M4F 32-bit b'FPU, memorja Flash 4032 KB u SRAM 384 KB, f'pakketti LQFP144.
- Interfaċċja AT-Link abbord:
− AT-Link-EZ abbord jista' jintuża għall-ipprogrammar u d-debugging (AT-Link-EZ hija verżjoni simplifikata ta' AT-Link, mingħajr appoġġ għall-modalità offline)
− Jekk AT-Link-EZ ġew żarmati mill-bord billi tgħawweġ tul il-ġonta, din l-interface tista 'tiġi mqabbda ma' AT-Link indipendenti għall-ipprogrammar u d-debugging. - Standard ARM ta' 20 pin abbord JTAG interface (jista 'jkun imqabbad ma' JTAG jew konnettur SWD għall-ipprogrammar u debugging)
- 16 MB SPI (EN25QH128A) jintuża bħala memorja Flash estiża
- Diversi metodi ta 'provvista ta' enerġija:
− USB bus ta' AT-Link-EZ
− Xarabank OTG1 jew OTG2 (VBUS1 jew VBUS2) ta' AT-START-F437
− Provvista ta' enerġija esterna ta' 5 V (E5V)
− Provvista ta 'enerġija esterna ta' 3.3 V - 4 x indikaturi LED:
− LED1 (aħmar) jindika 3.3 V power-on
− 3 x LEDs tal-UTENTI, LED2 (aħmar), LED3 (isfar) u LED4 (aħdar), jindikaw l-istat tal-operat - Buttuna Utent u buttuna Irrisettja
- 8 MHz HEXT kristall
- 32.768 kHz kristall LEXT
- Konnetturi USB tat-tip A u mikro-B abbord sabiex juru l-funzjoni OTG1
- OTG2 għandu konnettur mikro-B (Jekk l-utent irid juża l-modalità master OTG2, huwa meħtieġ kejbil adapter)
- On-board Ethernet PHY b'konnettur RJ45 sabiex turi l-karatteristika Ethernet
- QFN48 I/O interfaces ta 'estensjoni
- Interfaces ta 'estensjoni sinjuri huma disponibbli għal prototipi ta' malajr
− Interface ta' estensjoni Arduino™ Uno R3
− LQFP144 Interface ta' estensjoni I/O
1.2 Definizzjoni tat-termini
- Jumper JPx ON
Jumper huwa installat. - Jumper JPx MITFI
Jumped mhux installat. - Resistor Rx ON / reżistenza tan-netwerk PRx ON
Qasir mill-istann, 0Ω resistor jew reżistenza tan-netwerk. - Resistor Rx OFF / reżistenza tan-netwerk PRx OFF Miftuħa.
Bidu malajr
2.1 Ibda
Ikkonfigura l-bord AT-START-F437 fis-sekwenza li ġejja:
- Iċċekkja l-pożizzjoni tal-Jumper abbord:
JP1 huwa konness ma 'GND jew OFF (BOOT0 = 0, u BOOT0 għandu resistor pull-down fl-AT32F437ZMT7);
JP2 huwa konness ma' GND (BOOT1=0)
JP4 huwa konness ma 'USART1 - Qabbad AT_Link_EZ mal-PC permezz ta 'kejbil USB (Tip A għal mikro-B), u provvista ta' enerġija lill-bord ta 'evalwazzjoni permezz ta' konnettur USB CN6. LED1 (aħmar) huwa dejjem mixgħul, u tliet LEDs oħra (LED2 sa LED4) jibdew teptip min-naħa tagħhom.
- Wara li tagħfas il-buttuna tal-utent (B2), il-frekwenza tat-teptip ta 'tliet LEDs tinbidel.
2.2 Ktajjen tal-għodda tal-iżvilupp AT-START-F437
- ARM® Keil® : MDK-ARM™
- IAR™: EWARM
Ħardwer u tqassim
Il-bord AT-START-F437 huwa ddisinjat madwar mikrokontrollur AT32F437ZMT7 f'pakkett LQFP144.
Il-Figura 1 turi l-konnessjonijiet bejn AT-Link-EZ, AT32F437ZMT7 u l-periferali tagħhom (buttuni, LEDs, USB OTG, Ethernet RJ45, SPI u konnetturi ta 'estensjoni)
Il-Figura 2 u l-Figura 3 juru l-postijiet rispettivi tagħhom fuq il-bord AT-Link-EZ u AT-START-F437.
3.1 Għażla tal-provvista tal-enerġija
L-AT-START-F437 mhux biss jista' jiġi pprovdut b'5 V permezz ta' kejbil USB (jew permezz ta' konnettur USB CN6 fuq AT-Link-EZ jew konnettur USB CN2/CN3 fuq AT-START-F437), iżda wkoll jiġi pprovdut b' provvista ta 'enerġija esterna ta' 5 V (E5V). Imbagħad enerġija ta '5 V tipprovdi 3.3 V għall-mikrokontrollur u l-periferali tiegħu bl-użu ta' 3.3 V vol abbordtage regolatur (U2). Il-pin ta '5 V ta' J4 jew J7 jista 'jintuża wkoll bħala qawwa ta' input, għalhekk il-bord AT-START-F437 jista 'jiġi fornut permezz ta' unità ta 'enerġija ta' 5 V.
Il-pin ta '3.3 V ta' J4, jew il-VDD ta 'J1 u J2 jista' jintuża bħala input ta '3.3 V direttament, għalhekk il-bord AT-STARTF437 jista' wkoll jiġi fornut minn unità ta 'enerġija ta' 3.3 V.
Nota:
Provvista ta 'enerġija ta' 5 V għandha tiġi pprovduta permezz ta 'konnettur USB (CN6) fuq AT-Link-EZ. Kwalunkwe metodu ieħor ma jistax iħaddem l-AT-Link-EZ. Meta bord ieħor ikun imqabbad ma 'J4, 5 V u 3.3 V jistgħu jintużaw qawwa tal-ħruġ, il-pin 7V ta' J5 bħala qawwa tal-ħruġ ta '5 V, il-pin VDD ta' J1 u J2 bħala qawwa tal-ħruġ ta '3.3 V.
3.2 IDD
Meta JP3 OFF (simbolu IDD) u R17 OFF, ammeter jista 'jiġi konness biex ikejjel il-konsum tal-enerġija ta' AT32F437ZMT7.
- JP3 MITFI, R17 ON:
AT32F437ZMT7 huwa mħaddem. (Issettjar default u plagg JP3 mhumiex immuntati qabel it-tbaħħir) - JP3 ON, R17 MITFI:
AT32F437ZMT7 huwa mħaddem. - JP3 MITFI, R17 MITFI:
Ammeter għandu jkun imqabbad. Jekk ma jkunx hemm ammeter disponibbli, l-AT32F437ZMT7 ma jistax jitħaddem.
3.3 Programmazzjoni u debugging: AT-Link-EZ inkorporat
Il-bord ta 'evalwazzjoni jintegra Artery AT-Link-EZ għall-utenti biex jipprogrammaw/jiddebugjaw l-AT32F437ZMT7 fuq il-bord AT-START-F437. AT-Link-EZ jappoġġja l-mod ta 'interface SWD, debug SWO, u sett ta' portijiet COM virtwali (VCP) biex jgħaqqdu l-USART1_TX/USART1_RX (PA9/PA10) ta 'AT32F437ZMT7.
Jekk jogħġbok irreferi għall-Manwal tal-Utent AT-Link għal dettalji kompluti dwar AT-Link-EZ.
L-AT-Link-EZ abbord jista 'jiġi żarmat jew separat mill-AT-START-F437. F'dan il-każ, l-AT-START-F437 xorta jista 'jkun imqabbad mal-interface CN7 (mhux immuntat qabel ma titlaq mill-fabbrika) ta' AT-Link-EZ permezz ta 'interface CN4 (mhux immuntat qabel ma titlaq mill-fabbrika), jew ma' AT-Link, sabiex biex tkompli tipprogramma u tiddibaggja l-AT32F437ZMT7.
3.4 Għażla tal-modalità tal-ibbutjar
Fl-istartjar, tliet modi ta' boot differenti huma disponibbli għall-għażla permezz tal-konfigurazzjoni tal-pin.
Tabella 1. Issettjar tal-jumper tal-għażla tal-modalità tal-ibbutjar
Jumper | Konfigurazzjoni tal-pin | Mod tal-ibbutjar | |
BOT1 | BOOTO | ||
JP1 għal GND jew tkun OFF JP2 fakultattiv jew tkun OFF |
X | 0 | Ibbutja mill-memorja Flash interna (issettjar default tal-fabbrika) |
JP1 għal VDD JP2 għal GND |
0 | 1 | Ibbutja mill-memorja tas-sistema |
JP1 għal VDD JP2 għal VDD |
1 | 1 | Ibbutja minn SRAM intern |
3.5 Sors estern tal-arloġġ
3.5.1 Sors tal-arloġġ HEXT
Hemm tliet metodi biex jiġu kkonfigurati s-sorsi esterni tal-arloġġ ta 'veloċità għolja mill-ħardwer:
- Kristall abbord (issettjar default tal-fabbrika)
Il-kristall ta '8 MHz abbord jintuża bħala sors ta' arloġġ HSE. Il-ħardwer għandu jiġi kkonfigurat: R1 u R3 ON, R2 u R4 OFF. - Oxxillatur minn PH0 estern
Oxxillatur estern huwa injettat mill-pin_23 ta 'J2. Il-ħardwer għandu jiġi kkonfigurat: R2 ON, R1 u R3 OFF. Biex tuża PH1 bħala GPIO, R4 ON jista 'jiġi konness mal-pin_24 ta' J2. - HSE mhux użat
PH0 u PH1 jintużaw bħala GPIOs. Il-ħardwer għandu jiġi kkonfigurat: R14 u R16 ON, R1 u R15 OFF.
3.5.2 Sors tal-arloġġ LEXT
Hemm tliet metodi biex jiġu kkonfigurati s-sorsi esterni tal-arloġġ b'veloċità baxxa mill-ħardwer:
- Kristall abbord (issettjar default tal-fabbrika)
Il-kristall abbord ta '32.768 kHz jintuża bħala sors ta' arloġġ LEXT. Il-ħardwer għandu jiġi kkonfigurat: R5 u R6 ON, R7 u R8 OFF - Oxxillatur minn PC14 estern
Oxxillatur estern huwa injettat mill-pin_3 ta 'J2. Il-ħardwer għandu jiġi kkonfigurat: R7 u R8 ON, R5 u R6 OFF. - LEXT mhux użat
MCU PC14 u PC15 jintużaw bħala GPIOs. Il-ħardwer għandu jiġi kkonfigurat: R7 u R8 ON, R5 u R6 OFF.
3.6 LEDs
- Qawwa LED1
LED aħmar jindika li l-AT-START-F437 huwa mħaddem minn 3.3 V. - Utent LED2
L-LED aħmar huwa konness mal-pin PD13 ta 'AT32F437ZMT7. - Utent LED3
L-LED isfar huwa konness mal-pin PD14 ta 'AT32F437ZMT7. - Utent LED4
L-LED aħdar huwa konness mal-pin PD15 ta 'AT32F437ZMT7.
3.7 Buttuni
- Irrisettja B1: buttuna Irrisettja
Huwa konness ma 'NRST biex reset mikrokontrollur AT32F437ZMT7. - Utent B2: buttuna Utent
Huwa konness mal-PA0 ta 'AT32F437ZMT7 biex jaġixxi bħala buttuna ta' wakeup (R19 ON u R21 OFF), jew mal-PC13 biex taġixxi bħala TAMPButtuna ER-RTC (R19 OFF u R21 ON)
3.8 Konfigurazzjoni OTGFS
Il-bord AT-START-F437 jappoġġja OTGFS1 u OTGFS2 host b'veloċità sħiħa/b'veloċità baxxa jew mod ta 'apparat b'veloċità sħiħa permezz ta' konnettur USB mikro-B (CN2 jew CN3). Fil-modalità tal-apparat, AT32F437ZMT7 jista 'jkun imqabbad direttament mal-ospitant permezz tal-USB micro-B, u VBUS1 jew VBUS2 jistgħu jintużaw bħala input ta' 5 V tal-bord AT- START-F437. Fil-modalità ospitanti, huwa meħtieġ kejbil USB OTG estern biex jgħaqqad mal-apparat estern. L-apparat huwa mħaddem permezz ta 'interface USB mikro-B, li jsir minn PH3 u PB10 li jikkontrollaw is-swiċċ SI2301.
Il-bord AT-START-F437 għandu interface ta 'estensjoni USB tat-tip A (CN1). Din hija interface ospitanti OTGFS1 għall-konnessjoni ma 'diska U u apparat ieħor, mingħajr il-ħtieġa ta' kejbil USB OTG. L-interface USB tat-tip A m'għandha l-ebda kontroll tal-iswiċċ tal-enerġija.
Meta l-PA9 jew PA10 tal-AT32F437ZMT7 jintuża bħala OTGFS1_VBUS jew OTGFS1_ID, il-jumper JP4 għandu jagħżel OTG1. F'dan il-każ, il-PA9 jew PA10 huwa konness ma 'interface USB mikro-B CN2, iżda skonnettjat mill-interface AT-Link (CN4).
3.9 QSPI1 interfacing Memorja Flash
SPI abbord (EN25QH128A), li jgħaqqad mal-AT32F437ZMT7 permezz tal-interface QSPI1, jintuża bħala memorja Flash estiża.
L-interface QSPI1 hija konnessa mal-memorja Flash b'PF6 ~ 10 u PG6. Jekk dawn il-GPIOs jintużaw għal skopijiet oħra, huwa rakkomandat li titfi RP2, R21 u R22 minn qabel.
3.10 Ethernet
AT-START-F437 jinkorpora Ethernet PHY li jgħaqqad ma 'DM9162EP (U4) u interface RJ45 (CN5, bi transformer ta' iżolament intern), għal komunikazzjoni Ethernet 10/100 Mbps.
B'mod awtomatiku, l-Ethernet PHY huwa konness mal-AT32F437ZMT7 fil-modalità RMII. F'dan il-każ, il-CLKOUT (PA8 pin) tal-AT32F437ZMT7 jipprovdi arloġġ ta '25 MHz għall-PHY's XT1 pin biex jissodisfa r-rekwiżiti PHY, filwaqt li l-arloġġ 50 MHz tal-RMII_REF_CLK (PA1) fuq l-AT32F437ZMT7 huwa pprovdut mill-PHY's 50 MCLK pin. Il-pin 50MCLK għandu jinġibed fuq waqt li jinxtegħel.
Sabiex sempliċiment id-disinn tal-PCB, il-PHY mhuwiex konness esternament mal-memorja Flash biex jalloka l-indirizz PHY [3:0] waqt it-tixgħil. L-indirizz PHY [3:0] huwa kkonfigurat biex ikun 0x3, b'mod awtomatiku. Wara li tixgħel, huwa possibbli li jiġi definit indirizz PHY permezz tal-interface SMI ta' PHY permezz ta' softwer.
Irreferi għall-manwal ta 'referenza u datasheet għal aktar informazzjoni dwar Ethernet MAC u DM9162 tal-AT32F437ZMT7.
Jekk l-utent irid juża interfaces ta 'estensjoni I/O LQFP144 J1 u J2 minflok DM9162 biex jgħaqqad ma' bordijiet Ethernet oħra, irreferi għat-Tabella 2 sabiex skonnettja l-AT32F437ZMT7 minn DM9162.
Meta l-interface Ethernet ma tintużax, huwa parir tajjeb li żżomm DM9162NP fi stat ta 'reset mill-output PC8 livell baxx.
3.11 0Ω resistors
Tabella 2. L-issettjar tar-reżistenza 0Ω
Reżisturi | Statern | Deskrizzjoni |
R17 (kejl tal-konsum tal-enerġija MCU) | ON | Meta JP3 OFF, 3.3V huwa konness mal-qawwa tal-mikrokontrollur biex iforni l-mikrokontrollur. |
OFF | Meta JP3 OFF, 3.3V jista 'jiġi konness ma' ammeter biex ikejjel il-konsum tal-enerġija tal-mikrokontrollur. (Il-mikrokontrollur ma jistax jitħaddem mingħajr ammeter) | |
R9 (VBAT) | ON | VBAT huwa konness ma' VDD |
OFF | VBAT huwa fornut mill-pin_6 (VBAT) ta 'J2. | |
R1, R2, R3, R4 (HEXT) | ON, OFF, ON, OFF | Is-sors tal-arloġġ HEXT ġej mill-kristall Y1 abbord |
OFF, ON, OFF, OFF | Sors tal-arloġġ HEXT: oxxillatur estern minn PHO, PH1 mhux użat. | |
OFF, ON, OFF, ON | Sors tal-arloġġ HEXT: oxxillatur estern minn PHO, PH1 jintuża bħala GPIO; jew PHO, PH1 jintużaw bħala GPIOs. | |
R5, R6, R7, R8 (LEXT) | ON, ON, OFF, OFF | Is-sors tal-arloġġ LEXT ġej minn kristall abbord X1 |
OFF, OFF, ON, ON | Sors tal-arloġġ LEXT: oxxillatur estern minn PC14; jew PC14, PC15 jintużaw bħala GPIOs. | |
R19, R21 (buttuna tal-utent B2) | ON, MITFI | Il-buttuna tal-utent B2 hija konnessa ma' PAO. |
OFF, ON | Il-buttuna tal-utent B2 hija konnessa ma' PC13. | |
R54, R55 (PA11, PAl2) | MITFI, MITFI | Peress li OTGFS1, PA11 u PAl2 mhumiex konnessi mal-pin_31 u l-pin_32 ta 'J1. |
FUQ, FUQ | Meta PA11 u PAl2 ma jintużawx bħala OTGFS1, Huma konnessi mal-pin_31 u l-pin_32 ta 'J1. | |
R42, R53 (PA11, PAl2) | MITFI, MITFI | Peress li OTGFS2, PB14 u PB15 mhumiex konnessi mal-pin_3 u pin_4 ta 'J1. |
FUQ, FUQ | Meta PB14 u P815 ma jintużawx bħala OTGFS2, Huma konnessi mal-pin_3 u pin_4 ta 'J 1. | |
RP3, R62—R65, R69—R71, R73 (Ethernet PHY DM9162) | Kollha FUQ | Ethernet MAC ta 'l-AT32F437ZMT7 huwa konness ma' DM9162 fil-modalità RMII. |
Kollha OFF | Ethernet MAC tal-AT32F437ZMT7 huwa skonnettjat minn DM9162 (Dan huwa aktar adattat għall-bord AT-START-F435 f'dan il-ħin) | |
R56, R57, R58, R59 (ArduinoTM A4, A5) | OFF, ON, OFF, ON | ArduinoTM A4 u AS huma konnessi ma 'ADC123_IN11 u ADC123 IN10. |
ON, OFF, ON, OFF | ArduinoTM A4 u AS huma konnessi tol2C1_SDA, I2C1 SCL. | |
R60, R61 (ArduinoTM D10) | OFF, ON | ArduinoTM D10 huwa konness ma 'SPI1 CS. |
ON, MITFI | ArduinoTM D10 huwa konness ma 'PVM (TMR4_CH1). |
3.12 Interfaces ta' estensjoni
3.12.1 Interface Arduino™ Uno R3
Plug femminili J3 ~ J6 u maskili J7 jappoġġjaw il-konnettur Arduino™ Uno R3. Ħafna mill-bordijiet bint mibnija fuq Arduino™ Uno R3 huma applikabbli għall-bord AT-START-F437.
Nota: L-I/Os tal-AT32F437ZMT7 huwa 3.3 V-kompatibbli ma 'Arduino™ Uno R3, iżda mhux 5 V.
Tabella 3. Definizzjoni tal-pin tal-interface tal-estensjoni Arduino™ Uno R3
Konnettur | Numru tal-pin | Isem tal-Pin Arduino | AT32F437 Isem tal-pin | Deskrizzjoni |
J4 (provvista tal-enerġija) | 1 | NC | – | – |
2 | IOREF | 3.3 V referenza | ||
3 | RESET | NRST | Reset estern | |
4 | 3.3V | 3.3 V input/output | ||
5 | 5V | 5 V input/output | ||
6 | GND | – | Art | |
7 | GND | – | Art | |
8 | ||||
J6 (Input analogu) | 1 | AO | PA0 | ADC123 INO |
2 | Al | PA1 | ADC123 IN1 | |
3 | A2 | PA4 | ADC12 IN4 | |
4 | A3 | Pbo | ADC12 IN8 | |
5 | A4 | PC1 jew PB9(1) | ADC123 IN11 jew I2C1 SDA | |
6 | AS | PCO jew PB8(1) | ADC123 IN10 jew I2C1 SCL | |
J5 (Input/output loġiku byte baxx) |
1 | DO | PA3 | USART2 RX |
2 | D1 | PA2 | USART2 TX | |
3 | D2 | PA10 | – | |
4 | D3 | PB3 | TMR2 CH2 | |
5 | D4 | PB5 | – | |
6 | D5 | PB4 | TMR3 CH1 | |
7 | D6 | PB10 | TMR2 CH3 | |
8 | D7 | PA8(2) | – | |
J3 (Input/output loġiku byte għoli) |
1 | D8 | PA9 | – |
2 | D9 | PC7 | TMR3 CH2 | |
3 | D10 | PA15 jew PB6(1) | SPI1 CS jew TMR4 CH1 | |
4 | Dll | PA7 | TMR3 CH2 / SPI1 MOSI | |
5 | D12 | PA6 | SPI1 MISO | |
6 | D13 | PA5 | SPI1 SCK | |
7 | GND | – | Art | |
8 | AREF | – | VREF+ output | |
9 | SDA | PB9 | 12C1 _SDA | |
10 | SCL | PB8 | 12C1 _SCL | |
J7 (Oħrajn) | 1 | MISO | PB14 | SPI2 MISO |
2 | 5V | 5 V input/output | ||
3 | SCK | PB13 | SPI2 SCK |
Konnettur | Pin numru |
Arduino Isem tal-pin |
AT32F437 Isem tal-pin |
Deskrizzjoni |
4 | MOSI | PB15 | SPI2 MOSI | |
5 | RESET | NRST | Reset estern | |
6 | GND | – | Art | |
7 | NSS | PB12 | SPI2 CS | |
8 | PB11 | PB11 | – |
(1) Irreferi għat-Tabella 2 għal dettalji dwar 0Ω resistors.
3.12.2 LQFP144 Interface ta 'estensjoni I/O
L-I/Os tal-mikrokontrollur AT-START-F437 jistgħu jiġu konnessi ma 'apparati esterni permezz ta' interfaces ta 'estensjoni J1 u J2. L-I/Os kollha fuq l-AT32F437ZMT7 huma disponibbli fuq dawn l-interfaces ta 'estensjoni. J1 u J2 jistgħu wkoll jitkejlu bl-oxxilloskopju, analizzatur loġiku jew sonda voltmeter.
Skematika
Storja tar-reviżjoni
Tabella 4. Storja tar-reviżjoni tad-dokument
Data | Reviżjoni | Bidliet |
2021.11.20 | 1 | Rilaxx inizjali |
AVVIŻ IMPORTANTI - JEKK JOGĦĠBOK AQRA B'attenzjoni
Ix-xerrejja jifhmu u jaqblu li x-xerrejja huma unikament responsabbli għall-għażla u l-użu tal-prodotti u s-servizzi ta’ Artery.
Il-prodotti u s-servizzi ta’ Artery huma pprovduti “KIF INHI” u Artery ma tipprovdi l-ebda garanzija espressa, impliċita jew statutorja, inkluża, mingħajr limitazzjoni, kwalunkwe garanzija impliċita ta’ kummerċjabbiltà, kwalità sodisfaċenti, nuqqas ta’ ksur, jew idoneità għal skop partikolari fir-rigward tal-Artery's. prodotti u servizzi.
Minkejja kull ħaġa kuntrarja, ix-xerrejja ma jakkwistaw l-ebda dritt, titolu jew interess fi kwalunkwe prodotti u servizzi ta' Artery jew kwalunkwe dritt ta' proprjetà intellettwali inkorporati fihom. Fl-ebda każ il-prodotti u s-servizzi ta' Artery pprovduti m'għandhom jiġu interpretati bħala (a) li jagħtu lix-xerrejja, espressament jew b'implikazzjoni, preklużjoni jew mod ieħor, liċenzja biex jużaw prodotti u servizzi ta' parti terza; jew (b) il-liċenzjar tad-drittijiet tal-proprjetà intellettwali ta' partijiet terzi; jew (c) tiggarantixxi l-prodotti u s-servizzi tal-parti terza u d-drittijiet tal-proprjetà intellettwali tagħha.
Ix-xerrejja b'dan jaqblu li l-prodotti ta' Artery mhumiex awtorizzati għall-użu bħala, u x-xerrejja m'għandhomx jintegraw, jippromwovu, ibigħu jew jittrasferixxu b'xi mod ieħor xi prodott ta' Artery lil kwalunkwe klijent jew utent finali għall-użu bħala komponenti kritiċi fi (a) kwalunkwe mediċi, salvataġġ jew ħajja. apparat jew sistema ta' appoġġ, jew (b) kwalunkwe apparat jew sistema ta' sikurezza fi kwalunkwe applikazzjoni u mekkaniżmu tal-karozzi (inklużi iżda mhux limitati għal sistemi ta' brejkijiet jew airbag tal-karozzi), jew (c) kwalunkwe faċilitajiet nukleari, jew (d) kwalunkwe apparat għall-kontroll tat-traffiku tal-ajru , applikazzjoni jew sistema, jew (e) kwalunkwe apparat, applikazzjoni jew sistema tal-armi, jew (f) kwalunkwe apparat, applikazzjoni jew sistema oħra fejn ikun raġonevolment prevedibbli li l-falliment tal-prodotti tal-Arterja kif użati f’tali apparat, applikazzjoni jew sistema jwassal għall-mewt, korriment jew ħsara katastrofika lill-proprjetà
© 2022 ARTERY Technology – Id-drittijiet kollha riżervati
2021.11.20
Rev 1.00
Dokumenti / Riżorsi
![]() |
ARTERYTEK AT-START-F437 Mikrokontrollur ta '32 Bit ta' Prestazzjoni Għolja [pdfGwida għall-Utent AT32F437ZMT7, AT-START-F437, AT-START-F437 Mikrokontrollur ta' 32 Bit ta' Prestazzjoni Għolja, Mikrokontrollur ta' 32 Bit ta' Prestazzjoni Għolja, Mikrokontrollur ta' Prestazzjoni 32 Bit, Mikrokontrollur ta' 32 Bit, Mikrokontrollur |