Arty Z7 анықтамалық нұсқаулығы

Arty Z7 - бұл Xilinx компаниясының Zynq-7000 ™ чиптегі барлық бағдарламаланатын жүйесі (AP SoC) айналасында жасалған қолдануға дайын әзірлеу платформасы. Zynq-7000 архитектурасы екі ядролы, 650 МГц () ARM Cortex-A9 процессорын Xilinx 7 сериялы далалық бағдарламаланатын қақпа массиві (FPGA) логикасымен тығыз біріктіреді. Бұл жұптастыру қуатты процессорды бағдарламалық жасақтамамен анықталған перифериялық құрылғылар мен контроллерлердің бірегей жиынтығымен қоршауға мүмкіндік береді.
Vivado, Petalinux және SDSoC инструменттерінің әрқайсысы сіздің жеке перифериялық жиынтығыңызды анықтау және оның функционалдығын Linux ОС () немесе процессорда жұмыс істейтін жалаң металды бағдарламаға дейін жеткізу арасындағы қол жетімді жолды ұсынады. Дәстүрлі цифрлық логикалық дизайн тәжірибесін іздейтіндер үшін ARM процессорларын елемеуге және Zynq's FPGA бағдарламасын басқа Xilinx FPGA сияқты бағдарламалауға болады. Digilent Arty Z7-ге арналған бірнеше материалдар мен ресурстарды ұсынады, бұл сіздің таңдау құралыңызбен тез жұмыс істеуге мүмкіндік береді.

DIGILENT дамыту кеңесі Arty Z7

(https://reference.digilentinc.com/_media/reference/programmable-logic/arty-z7/arty-z7_-_obl_-_600.png)

Arty Z7 анықтамалық нұсқаулығы [Reference.Digilentinc]

DIGILENT дамыту кеңесі Arty Z701

DIGILENT дамыту кеңесі Arty Z7 1

DIGILENT Development Board Arty Z7 анықтамалық нұсқаулығы

Осы анықтамалық нұсқаулықты жүктеп алыңыз

  • Бұл анықтамалық нұсқаулық жүктеу үшін әлі қол жетімді емес.

Ерекше өзгешеліктері

ZYNQ процессоры

  • 650МГц екі ядролы Cortex-A9 процессоры
  • 3 DMA арнасы және 8 жоғары өнімді AXI4 Slave порттары бар DDR3 жад контроллері
  • Өткізу қабілеті жоғары перифериялық контроллерлер: 1G Ethernet, USB 2.0, SDIO
  • Төмен өткізгіштік перифериялық контроллер: SPI, UART, CAN, I2C
  • J -дан бағдарламаланатынTAG, Quad-SPI флеші және microSD картасы
  • Artix-7 FPGA-ға баламалы бағдарламаланатын логика

Жад

  • 512 биттік шинасы бар @ 3Mbps 16MB DDR1050
  • 16 MB Quad-SPI Flash, зауыттық бағдарламаланған 48-биттік жаһандық бірегей EUI-48/64 ™ үйлесімді идентификаторымен
  • microSD ұясы

Қуат

  • USB немесе кез-келген 7V-15V сыртқы қуат көзінен жұмыс істейді

USB және Ethernet

  • Gigabit Ethernet PHY
  • USB-JTAG Программалық схема
  • USB-UART көпірі
  • USB OTG PHY (тек хостты қолдайды)

Аудио және бейне

  • HDMI раковинасы (кіріс)
  • HDMI көзінің порты (шығыс)
  • 3.5 мм ұясы бар PWM жетекші моно аудио шығысы

Ажыратқыштар, батырмалар және жарық диоды

  • 4 түйме
  • 2 слайд қосқышы
  • 4 жарықдиодты шамдар
  • 2 RGB жарық диоды

Кеңейту қосқыштары

  • Екі Pmod порттары
  • 16 Жалпы FPGA енгізу-шығару
  • Arduino / chipKIT Shield қосқышы
  • 49 FPGA енгізу-шығару жиынтығына дейін (төмендегі кестені қараңыз)
  • 6 XADC үшін бір жақты 0-3.3V аналогтық кірістер
  • 4 дифференциалды 0-1.0V аналогтық кірістер XADC

Сатып алуasing Опциялар

Arty Z7 Zynq-7010 немесе Zynq-7020 жүктелген күйінде сатып алуға болады. Осы екі Arty Z7 өнім нұсқалары сәйкесінше Arty Z7-10 және Arty Z7-20 деп аталады. Digilent құжаттамасы осы екі нұсқаға да ортақ функционалдылықты сипаттаған кезде, олар жиынтықта «Arty Z7» деп аталады. Тек белгілі бір нұсқаға ортақ нәрсені сипаттағанда, оның атауы бойынша нұсқа нақты айтылатын болады.
Arty Z7-10 мен Arty Z7-20 арасындағы айырмашылық тек Zynq бөлігінің мүмкіндіктері мен қалқан коннекторында болатын енгізу-шығару мөлшері болып табылады. Zynq процессорларының екеуінің мүмкіндіктері бірдей, бірақ -20-да -3-ға қарағанда шамамен 10 есе үлкен ішкі FPGA бар. Екі нұсқа арасындағы айырмашылықтар төменде келтірілген:

Өнімнің нұсқасы Арты Z7-10 Арты Z7-20
Zynq бөлігі XC7Z010-1CLG400C XC7Z020-1CLG400C
1 MSPS чипі ADC () Иә Иә
Іздеу кестелері (LUT) 17,600 53,200
Резеңке шәркелер 35,200 106,400
Блоктау ЖЕДЕЛ ЖАДТАУ ҚҰРЫЛҒЫСЫ () 270 КБ 630 КБ
Сағат басқару плиткалары 2 4
Қол жетімді қалқан енгізу/шығару 26 49

Arty Z7-10-да сандық қалқанның ішкі қатары (IO26-IO41) және IOA (IO42 деп те аталады) FPGA-ға қосылмаған және A0-A5 тек аналогтық кірістер ретінде қолданыла алады. Бұл қолданыстағы Arduino қалқандарының көпшілігінің жұмысына әсер етпейді, өйткені көпшілігі бұл ішкі цифрлық сигналдарды қолданбайды.
The board can be purchased stand-alone or with a voucher to unlock the Xilinx SDSoC toolset. The SDSoC voucher unlocks a 1-year license and can only be used with the Arty Z7. After the license expires, any version of SDSoC that was released during this  1 year period can continue to be used indefinitely. For more information on purchasing, see the Arty Z7 Product Page  (http://store.digilentinc.com/artyz7-apsoc-zynq-7000-development-board-for-makers-and-hobbyists/).
Сатып алу кезінде қажет болған жағдайда microSD картасын, 12V 3A қуат көзін және micro USB кабелін қосуға болады.
Zynq-7010-дағы FPGA-ның кіші болуына байланысты, ол көрнекі қосымшалар үшін SDSoC-те қолдануға өте қолайлы емес екенін ескеріңіз. Біз адамдарға осы қосымшалардың түрлеріне қызығушылық танытқан жағдайда Arty Z7-20 сатып алуды ұсынамыз.

PYNQ-Z1 айырмашылықтары

Arty Z7-20 дәл сол SoC-ты PYNQ-Z1-мен бөліседі. Артия Z7-20 микрофон кірісін жоғалтқанымен, оны қайта қосу түймесін қосады. PYNQ-Z1 үшін жазылған бағдарламалық жасақтама микрофон кірістерінен басқа, FPGA пині байланыссыз қалған өзгеріссіз жұмыс істеуі керек.

Бағдарламалық қамтамасыз етуді қолдау

Arty Z7 Xilinx-тің жоғары өнімді Vivado Design Suite-пен толық үйлеседі. Бұл құралдар жиынтығы FPGA логикалық дизайнын және ARM бағдарламалық жасақтамасын қолдануға оңай, интуитивті дизайн ағынына енгізеді. Оны кез-келген күрделіліктегі жүйелерді жобалау үшін қолдануға болады, бірнеше серверлік қосымшаларды қатар іске қосатын толық операциялық жүйеден бастап, кейбір жарық диодтарын басқаратын қарапайым металдан жасалған бағдарламаға дейін.
Сондай -ақ, Zynq AP SoC -ті процессорды өз дизайнында қолдануға қызығушылық танытпайтындар үшін дербес FPGA ретінде қарастыруға болады. Vivado 2015.4 шығарылымынан бастап, логикалық анализатор мен жоғары деңгейдегі синтез мүмкіндіктері Vivado барлығына тегін. WebPACK нысандары, оған Arty Z7 кіреді. Логикалық анализатор жөндеу логикасына көмектеседі, ал HLS құралы C кодын HDL -ге тікелей құрастыруға мүмкіндік береді.
Zynq платформалары Linux мақсаттарын енгізуге өте ыңғайлы, және Arty Z7 - бұл ерекшелік емес. Жұмысты бастауға көмектесу үшін Digilent Petalinux жобасын ұсынады, ол Linux жүйесімен тез жұмыс істеуге мүмкіндік береді. Қосымша ақпаратты мына бөлімнен қараңыз Arty Z7 ресурстық орталығы (https://reference.digilentinc.com/reference/programmable-logic/arty-z7/start).
Arty Z7 Xilinx-тің SDSoC ортасында да қолданыла алады, бұл FPGA жеделдетілген бағдарламаларын және бейне құбырларын толығымен C / C ++ ортасында оңай жобалауға мүмкіндік береді. SDSoC туралы қосымша ақпаратты мына жерден қараңыз Xilinx SDSoC сайты
(https://www.xilinx.com/products/design-tools/software-zone/sdsoc.html). Digilent will be releasing a Video capable platform with Linux support in time for the SDSoC 2017.1 release. Note that due to the smaller FPGA in the Arty Z7-10, only very basic video processing demos are included with that platform. Digilent recommends the Arty Z7-20 for those interested in video processing.
Vivado шығарылғанға дейінгі ескі Xilinx ISE / EDK құралдар жиынтығымен таныс адамдар Arty Z7-ді де сол құралдар жиынтығында қолдана алады. Digilent-те мұны қолдайтын көптеген материалдар жоқ, бірақ сіз әрқашан көмек сұрай аласыз Digilent форумы  (https://forum.digilentinc.com).

Қуат көздері

Arty Z7 Digilent USB-J арқылы жұмыс істей аладыTAG-UART порты (J14) немесе басқа қуат көзінен, мысалы, батарея немесе сыртқы қуат көзі. JP5 қосқышы (қуат қосқышының жанында) қандай қуат көзі қолданылатынын анықтайды.
USB 2.0 порты техникалық сипаттамаларға сәйкес максималды 0.5А ток жеткізе алады. Бұл күрделілігі төмен дизайн үшін жеткілікті қуат беруі керек. Бірнеше перифериялық тақталарды немесе басқа USB құрылғыларын басқаратын кез келген қосымшаны қоса, неғұрлым талапты қосымшалар USB портымен қамтамасыз етілгеннен көп қуатты қажет етуі мүмкін. Бұл жағдайда қуат тұтыну USB хостымен шектелгенше артады. Бұл шектеу негізгі компьютерлерді өндірушілер арасында әр түрлі болады және көптеген факторларға байланысты. Ағымдағы шекте болғанда, бір рет томtage рельстері номиналды мәннен төмен түседі, Zynq қуатты қосуды қалпына келтіру сигналымен қалпына келтіріледі және қуат шығыны бос мәніне оралады. Сонымен қатар, кейбір қосымшалар компьютердің USB портына қосылмай іске қосылуы мүмкін. Бұл жағдайда сыртқы қуат көзін немесе батареяны пайдалануға болады.
Сыртқы қуат көзін (мысалы, қабырға сүйегі) қуат ұясына (J18) қосу және JP5 секіргішін «REG» күйіне орнату арқылы пайдалануға болады. Жабдықта ішкі диаметрі 2.1 мм болатын коакс, орталық позитивті штепсель қолданылуы және 7 ВДС-тан 15 ВДС-ке дейін жеткізілуі тиіс. Тиісті жабдықтарды Digilent -тен сатып алуға болады webсайт немесе DigiKey сияқты каталог жеткізушілері арқылы. Қуат көзіtag15VDC жоғары болса, тұрақты зақым келуі мүмкін. Сәйкес сыртқы қуат көзі Arty Z7 аксессуарлар жинағына кіреді.
Сыртқы қуат көзін пайдалану сияқты, батареяны Arty Z7-ді қалқан коннекторына қосу және JP5 секіргішін «REG» күйіне келтіру арқылы қуаттауға болады. Батареяның оң терминалы J7-де «VIN» таңбалы істікке, ал теріс терминал J7-де GND () таңбалы штифтке қосылуы керек.
TPS65400 PMU Texas Instruments бортында негізгі қуат көзінен қажетті 3.3В, 1.8В, 1.5В және 1.0В қорек көздері жасалады. 1.1-кестеде қосымша ақпарат берілген (типтік токтар Zynq конфигурациясына тәуелді, ал берілген мәндер орташа өлшемді / жылдамдықты дизайнға тән).
Arty Z7 -де қуат қосқышы жоқ, сондықтан JP5 көмегімен қуат көзі қосылған және таңдалған кезде ол әрқашан қосылады. Қуат көзін ажыратпай және қайта қоспай Zynq қалпына келтіру үшін қызыл SRST түймесін пайдалануға болады. Қуат индикаторы () (LD13) барлық жеткізу рельстері номиналды көлемге жеткенде қосыладыtage.

Жабдықтау Схемалар Current (max/typical)
3.3В FPGA енгізу-шығару, USB порттары, сағаттар, Ethernet, SD ұясы, Flash, HDMI 1.6A / 0.1A - 1.5A
1.0В FPGA, Ethernet Core 2.6A / 0.2A - 2.1A
1.5В DDR3 1.8A / 0.1A - 1.2A
1.8В FPGA қосалқы, Ethernet I / O, USB контроллері 1.8A / 0.1A - 0.6A

Кесте 1.1. Arty Z7 қуат көздері.

Zynq APSoC сәулеті

Zynq APSoC екі кіші жүйеге бөлінеді: өңдеу жүйесі (PS) және бағдарламаланатын логика (PL). 2.1 -суретте толық көрсеткіш көрсетілгенview Zynq APSoC архитектурасы, PS түсі ашық жасыл және PL сары. PCIe Gen2 контроллері мен мультигабиталық трансиверлер Zynq-7020 немесе Zynq-7010 құрылғыларында жоқ екенін ескеріңіз. DIGILENT Development Board Arty Z7 архитектурасы

(https://reference.digilentinc.com/_detail/zybo/zyng1.png?id=reference%3Aprogrammable-logic%3Aarty-z7%3Areference-manual)
Сурет 2.1 Zynq APSoC архитектурасы
PL Xilinx 7 сериялы Artix FPGA-мен бірдей, тек оны PS-мен тығыз байланыстыратын бірнеше арнайы порттар мен автобустар бар. PL сонымен қатар 7 сериялы FPGA сияқты конфигурациялы аппараттық құралды қамтымайды және оны тікелей процессор немесе J арқылы конфигурациялау керек.TAG порт.
PS көптеген компоненттерден тұрады, соның ішінде өтінімдерді өңдеу блогы (APU, оның құрамына 2 Cortex-A9 процессоры кіреді), Advanced Microcontroller Bus Architecture (AMBA) Interconnect, DDR3 Memory контроллері және олардың кірістері мен шығыстары 54-ке мультиплекстелген әр түрлі перифериялық контроллерлерден тұрады. түйреуіштер (мультиплекстелген енгізу-шығару немесе MIO түйреуіштері деп аталады). Кірістері мен шығыстары MIO түйреуіштеріне қосылмаған перифериялық контроллерлер оның орнына PL-арқылы кеңейтілген-MIO (EMIO) интерфейсі арқылы енгізу-шығару бағытын орындай алады. Перифериялық контроллерлер AMBA өзара байланысы арқылы құлдар ретінде процессорларға қосылады және оларда процессорлардың жад кеңістігінде адрестелген оқылатын / жазылатын басқару регистрлері болады. Бағдарламаланатын логика құлдық ретінде өзара байланысқа қосылады және жобалар FPGA матасында бірнеше өзектерді жүзеге асыра алады, олардың әрқайсысында адрестік басқару регистрлері болады. Сонымен қатар, PL-де енгізілген ядролар процессорлардың үзілістерін тудыруы мүмкін (3-суретте көрсетілмеген қосылыстар) және DDR3 жадына DMA қатынастарын орындай алады.

Zynq APSoC архитектурасының осы құжат шеңберінен тыс көптеген аспектілері бар. Толық және мұқият сипаттама үшін мына сілтемені қараңыз Zynq техникалық анықтамалығы  ug585-Zynq-7000TRM  [PDF] 

2.1 кестеде Arty Z7 MIO түйреуіштеріне қосылған сыртқы компоненттер бейнеленген. Zynq алдын ала орнатулары File бойынша табылды Arty Z7 ресурстық орталығы (https://reference.digilentinc.com/reference/programmable-logic/arty-z7/start) осы перифериялық құрылғылармен жұмыс істеу үшін PS-ны дұрыс конфигурациялау үшін EDK және Vivado Designs-ке импорттауға болады.

MIO 500 3.3 В. Перифериялық құрылғылар
Pin ENET 0 SPI Flash USB 0 Қалқан UART 0
0 (жоқ)
1 CS ()
2 DQ0
3 DQ1
4 DQ2
5 DQ3
6 SCLK ()
7 (жоқ)
8 SLCK FB
9 Ethernet қалпына келтіру
10 Ethernet үзілісі
11 USB ток күші
12 Қалқанды қалпына келтіру
13 (жоқ)
14 UART енгізу
15 UART шығысы

 

MIO 501 1.8В Перифериялық құрылғылар
Pin ENET 0 USB 0 SDIO 0
16 TXCK
17 TXD0
18 TXD1
19 TXD2
20 TXD3
21 TXCTL
22 RXCK
23 RXD0
24 RXD1
25 RXD2

 

26 RXD3
27 RXCTL
28 ДЕРЕКТЕР4
29 DIR
30 STP
31 NXT
32 ДЕРЕКТЕР0
33 ДЕРЕКТЕР1
34 ДЕРЕКТЕР2
35 ДЕРЕКТЕР3
36 CLK
37 ДЕРЕКТЕР5
38 ДЕРЕКТЕР6
39 ДЕРЕКТЕР7
40 CCLK
41 CMD
42 D0
43 D1
44 D2
45 D3
46 ҚАЛЫПТАСТЫРУ
47 CD
48 (жоқ)
49 (жоқ)
50 (жоқ)
51 (жоқ)
52 MDC
53 MDIO

Zynq конфигурациясы

Xilinx FPGA қондырғыларынан айырмашылығы, Zynq-7020 сияқты APSoC құрылғылары процессордың айналасында жобаланған, ол бағдарламаланатын логикалық матаның және өңдеу жүйесіндегі барлық басқа чиптік перифериялық құрылғылардың шебері болып табылады. Бұл Zynq жүктеу процесінің FPGA -ға қарағанда микроконтроллерге ұқсас болуына әкеледі. Бұл процесс процессорды жүктейді және Zynq жүктеу кескінін орындауды қамтиды, оған First S кіредіtage Bootloader (FSBL), бағдарламаланатын логиканы конфигурациялаудың биттік ағыны (міндетті емес) және қолданушы қосымшасы. Жүктеу процесі үш секундқа бөлінедіtages:
Stage 0
Arty Z7 іске қосылғаннан кейін немесе Zynq қалпына келтірілгеннен кейін (бағдарламалық жасақтамада немесе SRST батырмасын басу арқылы) процессорлардың бірі (CPU0) BootROM деп аталатын тек оқуға арналған кодтың ішкі бөлігін орындай бастайды. Егер Zynq іске қосылған болса ғана, BootROM алдымен режим түйреуіштерінің күйін режим регистріне қосады (режим түйреуіштері JP4-ке Arty Z7-ге қосылады). Егер BootROM қалпына келтіру оқиғасына байланысты орындалатын болса, онда режим түйреуіштері бекітілмейді және режим регистрінің алдыңғы күйі қолданылады. Бұл дегеніміз, Arty Z7 бағдарламалық қамтамасыз ету секіргішінің (JP4) кез келген өзгерісін тіркеу үшін қуат циклі қажет. Содан кейін, BootROM FSBL-ді режим регистрімен белгіленген тұрақты жад түрінен APU ішіндегі 256 КБ ішкі ЖЖҚ-ға көшіреді (On-Chip Memory немесе OCM деп аталады). BootROM оны дұрыс көшіру үшін FSBL Zynq жүктеу кескініне оралуы керек. BootROM - OCM ішіндегі FSBL-ге орындау.
Stage 1
Осы уақыт ішінде сtage, FSBL алдымен DDR жады контроллері сияқты PS компоненттерін конфигурациялауды аяқтайды. Содан кейін, егер Zynq жүктеу кескінінде нүктелік ағын болса, ол оқылады және PL теңшеу үшін қолданылады. Соңында, қолданушы қосымшасы Zynq Boot Image жадына жүктеледі және орындалуы оған беріледі.

Stage 2
Соңғы сtage - FSBL жүктеген қолданушы қосымшасының орындалуы. Бұл кез келген бағдарлама болуы мүмкін, қарапайым «Сәлем әлемі» дизайнынан Екінші S -ге дейінtage Linux жүктеу құралы Linux сияқты операциялық жүйені жүктеу үшін қолданылады. Жүктеу процесі туралы егжей -тегжейлі түсініктеме алу үшін 6 -тарауды қараңыз Zynq техникалық анықтамалығы (Қолдау [PDF]). 

Zynq жүктеу кескіні Vivado және Xilinx Software Development Kit (Xilinx SDK) түрінде жасалған. Бұл суретті жасау туралы ақпаратты осы құралдарға арналған Xilinx құжаттамасынан қараңыз.
Arty Z7 үш түрлі жүктеу режимін қолдайды: microSD, Quad SPI Flash және JTAG. Жүктеу режимі режим қосқышы (JP4) арқылы таңдалады, ол Zynq конфигурация түйреуіштері қосылғаннан кейін күйіне әсер етеді. 3.1 -суретте Zynq конфигурациясының түйреуіштері Arty Z7 -де қалай жалғанғаны бейнеленген.

DIGILENT Development Board Arty Z7 конфигурациясы

(https://reference.digilentinc.com/_detail/reference/programmable-logic/arty-z7/arty-z7-config.png?d=reference%3Aprogrammable-ogic%3Aartyz7%3Areference-manual)
3.1 сурет. Arty Z7 конфигурациясы.
Үш жүктеу режимі келесі бөлімдерде сипатталған.

microSD жүктеу режимі
Arty Z7 J9 қосқышына салынған microSD картадан жүктеуді қолдайды. Төмендегі процедура Xyninx құралдарымен жасалған стандартты Zynq Boot Image көмегімен microSD-тен Zynq-ті жүктеуге мүмкіндік береді:

  1.  MicroSD картасын FAT32 көмегімен пішімдеңіз file жүйесі.
  2.  Xilinx SDK көмегімен жасалған Zynq жүктеу кескінін microSD картасына көшіріңіз.
  3. MicroSD картасындағы Zynq жүктеу кескінінің атын BOOT.bin етіп өзгертіңіз.
  4. Компьютерден microSD картасын шығарып, оны Arty Z9 ұяшығына J7 қосқышына салыңыз.
  5.  Arty Z7 қуат көзін қосып, оны JP5 көмегімен таңдаңыз.
  6.  JP4-ке екі секіргішті салыңыз, екі жоғарғы түйреуішті қысқартыңыз («SD» деп белгіленген).
  7.  Тақтаны қосыңыз. Енді тақта кескінді microSD картасына жүктейді.

Төрт SPI жүктеу режимі

Arty Z7-де бортында 16MB Quad-SPI Flash бар, оны Zynq жүктей алады. Xilinx-тен қол жетімді құжаттама Xyninx жүктеу кескінін Zynq-ке тіркелген Flash құрылғысына бағдарламалау үшін Xilinx SDK-ны қалай қолдану керектігін сипаттайды. Quad SPI Flash бағдарламасы Zynq жүктеу кескінімен жүктелгеннен кейін, оны жүктеу үшін келесі қадамдарды орындауға болады:

  1. Arty Z7 қуат көзін қосып, оны JP5 көмегімен таңдаңыз.
  2.  JP4-ке екі секіргішті салыңыз, екі ортаңғы түйреуішті қысқартыңыз («QSPI» деп белгіленген).
  3.  Тақтаны қосыңыз. Енді тақта Quad SPI жарқылында сақталған кескінді жүктейді.

JTAG Жүктеу режимі

J -ге орналастырылған кездеTAG жүктеу режимінде процессор Xilinx құралдарын қолдана отырып, негізгі компьютермен бағдарламалық қамтамасыз ету жүктелгенше күтеді. Бағдарламалық жасақтама жүктелгеннен кейін, Xilinx SDK көмегімен бағдарламалық қамтамасыз етуді іске қосуға немесе оны сызықпен жүргізуге болады.
Сондай -ақ, PL -ді J арқылы тікелей конфигурациялауға боладыTAG, процессорға тәуелсіз. Мұны Vivado аппараттық сервері арқылы жасауға болады.
Arty Z7 Cascaded J -де жүктеуге конфигурацияланғанTAG PS -ге сол J арқылы қол жеткізуге мүмкіндік беретін режимTAG PL ретінде порт. Arty Z7 -ді тәуелсіз J -де жүктеуге боладыTAG JP2 -ге секіргішті жүктеу және оны қысқарту арқылы режим. Бұл PS J бортында қол жетімді болмауына әкеледіTAG схема, сканерлеу тізбегінде тек PL көрінеді. J арқылы PS -ге қол жеткізу үшінTAG тәуелсіз ДжTAG режимінде пайдаланушыларға PJ сигналдарын бағыттауға тура келедіTAG EMIO арқылы перифериялық және онымен байланысу үшін сыртқы құрылғыны қолданыңыз.

Төрт SPI Flash

Arty Z7-де Quad SPI сериялы NOR жарқылы бар. Бұл тақтада кеңейту S25FL128S қолданылады. Multi-I / O SPI Flash жады тұрақты емес кодты және деректерді сақтауды қамтамасыз ету үшін қолданылады. Ол PS кіші жүйесін инициализациялауға, сонымен қатар PL ішкі жүйесін конфигурациялауға қолданыла алады. Құрылғының тиісті атрибуттары:

  • 16 МБ ()
  • x1, x2 және x4 қолдау
  • Автобустың жылдамдығы 104 МГц () дейін, Zynq конфигурация жылдамдығын @ 100 МГц () қолдайды. Төрт SPI режимінде бұл 400Мб-қа айналады
  • 3.3V қуатымен жұмыс істейді

SPI Flash Zynq-7000 APSoC-ке қосылып, Quad SPI интерфейсін қолдайды. Бұл үшін MIO Bank 0/500 арнайы түйреуіштерге, атап айтқанда Zynq деректер кестесінде көрсетілген MIO [1: 6,8] қосылуды қажет етеді. Quad-SPI кері байланыс режимі қолданылады, осылайша qspi_sclk_fb_out / MIO [8] еркін ауысу үшін қалдырылады және тек 20 В-қа дейінгі 3.3К тартқыш резисторға қосылады. Бұл Quad SPI сағат жиілігіне FQSPICLK2-ден үлкен мүмкіндік береді (Zynq техникалық анықтамалық нұсқаулығын қараңыз)

( ug585-Zynq-7000-TRM [PDF]) бұл туралы көбірек білу үшін).

DDR жады

Arty Z7 құрамына IS43TR16256A-125KBL DDR3 жад компоненттері кіреді, бір рангті, 16 биттік интерфейсті және жалпы сыйымдылығы 512MiB құрайды. DDR3 Zynq құжаттамасында көрсетілгендей, процессордың ішкі жүйесіндегі (PS) қатты жад контроллеріне қосылған.
PS құрамында AXI жады портының интерфейсі, DDR контроллері, байланысты PHY және арнайы енгізу-шығару банкі бар. DDR3 жадының интерфейсі 533 МГц () / 1066 Мбит / с дейін қолдайды¹.
Arty Z7 бір ұшты сигналдар үшін 40 Ом (+/- 10%) бақылау кедергісімен бағытталды, ал дифференциалдық сағат пен штрихтар 80 Ом (+/- 10%) деңгейіне қойылды. DCI (Сандық басқарылатын импеданс) деп аталатын функция PS түйреуіштерінің жетек күші мен тоқтату кедергілерін із кедергілеріне сәйкестендіру үшін қолданылады. Жад жағында әрбір чип ZQ пиніндегі 240 ом резисторды пайдаланып, оның өліп қалуын және қозғалыс күшін калибрлейді.

Орналасу себептеріне байланысты екі байт тобы (DQ [0-7], DQ [8-15]) ауыстырылды. Сол сияқты, байт топтарының ішіндегі деректер биттері де ауыстырылды. Бұл өзгерістер пайдаланушы үшін ашық. Барлық жобалау процесінде Xilinx PCB нұсқаулары орындалды.

Жад микросхемалары да, PS DDR банкі де 1.5 В қуат көзінен қуат алады. 0.75В орташа нүктелік сілтеме қарапайым резисторлық бөлгішпен жасалған және сыртқы сілтеме ретінде Zynq үшін қол жетімді.
Дұрыс жұмыс істеу үшін PS жады контроллері дұрыс конфигурацияланған болуы керек. Параметрлер нақты жад дәмінен тақта ізінің кешігуіне дейін болады. Сізге ыңғайлы болу үшін Zynq алдын ала орнатылған file Arty Z7 үшін жабдықталған ресурстық орталық 
(https://reference.digilentinc.com/reference/programmable-logic/arty-z7/start) және Zynq Processing System IP өзегін дұрыс параметрлермен автоматты түрде конфигурациялайды.
Ең жақсы DDR3 өнімділігі үшін DRAM тренингтері Xilinx құралдарындағы PS конфигурациялау құралындағы жазуды деңгейлеуге, қақпаны оқуға және деректерді оқуға мүмкіндік береді. Оқытуды бақылаушы динамикалық түрде борттың кешігуін, процестің ауытқуын және термиялық дрейфті есепке алады. Оқу үдерісі үшін оңтайлы бастапқы мәндер - бұл белгілі бір жад сигналдары үшін тақтаның кешігуі (таралуының кешігуі).
Тақтадағы кідірістер байт топтарының әрқайсысы үшін көрсетілген. Бұл параметрлер тақтаға тән және ПХД іздерінің ұзындығы туралы есептерден есептелген. DQS-ден CLK-ге кешіктіру және тақтаның кешігу мәндері Arty Z7 жад интерфейсінің ПХБ дизайнына сәйкес есептеледі.
Жад контроллерінің жұмысы туралы толығырақ ақпаратты Xilinx-тен қараңыз Zynq техникалық анықтамалығы ( ug585-Zynq-7000-TRM [PDF]).
¹ PLL шектеуіне байланысты Arty Z525-де максималды нақты сағат жиілігі 7 МГц () құрайды.

USB UART көпірі (сериялық порт)

Arty Z7 құрамында компьютерлік қосымшаларды пайдалануға мүмкіндік беретін FTDI FT2232HQ USB-UART көпірі бар (J14 қосқышына бекітілген).
COM портының стандартты командаларын (немесе Linux-тегі TTY интерфейсін) пайдаланып тақтамен байланыс орнатыңыз. Драйверлер автоматты түрде Windows және Linux-тің жаңа нұсқаларында орнатылады. Сериялық порт деректері Zynq-пен екі сымды сериялы порт (TXD / RXD) көмегімен алмасады. Драйверлер орнатылғаннан кейін, компьютерден COM портына бағытталған енгізу-шығару командаларын Zynq түйреуіштерінде тізбекті деректер трафигін жасау үшін пайдалануға болады. Порт PS (MIO) түйреуіштерімен байланған және оны UART контроллерімен бірге пайдалануға болады.

Zynq алдын ала орнатылған параметрлері file (қол жетімді Arty Z7 ресурстық орталығы (https://reference.digilentinc.com/reference/programmable-logic/arty-z7/start))
UART 0 контроллеріне дұрыс MIO түйреуіштерін бейнелеуге қамқорлық жасайды және келесі стандартты протокол параметрлерін қолданады: 115200 жылдамдық жылдамдығы, 1 тоқтау биті, паритет жоқ, таңбаның ұзындығы 8 бит.

Борттық күйдегі екі жарықдиодты порт арқылы өтетін трафик туралы визуалды кері байланысты қамтамасыз етеді: таратушы жарық диоды () (LD11) және қабылдау диодты () (LD10). Бағытты білдіретін сигналдық атаулар нүктеденview DTE (Data Terminal Equipment), бұл жағдайда ДК.

FT2232HQ Digilent USB-J контроллері ретінде де қолданыладыTAG схема, бірақ USB-UART және USB-JTAG функциялар бір -біріне мүлдем тәуелсіз әрекет етеді. UT функциясын FT2232 дизайнында қолданғысы келетін бағдарламашылар J туралы алаңдамаудың қажеті жоқ.TAG UART деректерді тасымалдауға кедергі келтіретін схема және керісінше. Бұл екі функцияның бір құрылғыға бірігуі Arty Z7 бағдарламалауға, UART арқылы байланысуға және бір Micro USB кабелі қосылған компьютерден қуат алуға мүмкіндік береді.
FT2232HQ құрылғысындағы UART контроллерінен DTR сигналы JP12 арқылы Zynq құрылғысының MIO1-ге қосылады. Егер Arduino IDE Arty Z7-мен жұмыс істейтін болса, онда бұл секіргішті қысқартуға болады және MIO12 арқылы Arty Z7-ді «жаңа эскиз алуға дайын» ​​күйге орналастыруға болады. Бұл әдеттегі Arduino IDE жүктеушілерінің әрекетін еліктейді.

microSD ұясы

Arty Z7 тұрақты жадты сақтау үшін, сондай-ақ Zynq жүктеу үшін MicroSD ұясын (J9) қамтамасыз етеді. Слот Card Detect-ті қосқанда Bank 1/501 MIO-ға [40-47] қосылады. PS жағында перифериялық SDIO 0 осы түйреуіштерге бейнеленген және SD картасымен байланысты басқарады. Пинутты 7.1-кестеден көруге болады. Перифериялық контроллер SD және 1 биттік тасымалдау режимдерін қолдайды, бірақ SPI режимін қолдамайды. Негізінде Zynq техникалық анықтамалығы ( Қолдау [PDF]), SDIO хост режимі қолдау көрсетілетін жалғыз режим болып табылады.

Сигнал атауы Сипаттама Zynq Pin SD ұясының штыры
SD_D0 Деректер [0] MIO42 7
SD_D1 Деректер [1] MIO43 8
SD_D2 Деректер [2] MIO44 1
SD_D3 Деректер [3] MIO45 2

 

SD_CCLK Сағат MIO40 5
SD_CMD Пәрмен MIO41 3
SD_CD Картаны анықтау MIO47 9

Кесте 7.1. microSD бекіту
SD ұясы 3.3В кернеуден тұрады, бірақ MIO Bank 1/501 (1.8V) арқылы қосылады. Сондықтан TI TXS02612 деңгейлік ауыстырғыш бұл аударманы орындайды. TXS02612-бұл шын мәнінде 2 портты SDIO портын кеңейтуші, бірақ тек оның деңгей ауыстыру функциясы қолданылады. Қосылу схемасын 7.1 суреттен көруге болады. Дұрыс түйреуіштерді салыстыру және интерфейсті конфигурациялау Arty 7 Zynq алдын ала орнатылған параметрлерімен өңделеді file, қол жетімді Arty Z7 ресурстық орталығы (https://reference.digilentinc.com/reference/programmable-logic/arty-z7/start).

DIGILENT Development Board Arty Z7 сілтемесі SD slo

(https://reference.digilentinc.com/_detail/reference/programmable-logic/arty-z7/arty-z7-microsd.png?id=reference%3Aprogrammable-logic%3Aartyz7%3Areference-manual)
7.1-сурет. microSD ұясының сигналдары
Төмен жылдамдықтағы және жоғары жылдамдықтағы карталарға қолдау көрсетіледі, олардың максималды жиілігі 50 МГц () құрайды. 4-ші сыныптағы немесе одан жақсы карта
ұсынылады.
SD картадан жүктеу туралы ақпаратты 3.1 бөлімінен қараңыз. Қосымша ақпарат алу үшін Zynq техникалық анықтамалығы ( ug585-Zynq-7000-TRM [PDF]).

USB хосты

Arty Z7 Zynq құрылғысындағы екі қол жетімді PS USB OTG интерфейсінің бірін жүзеге асырады. PHY ретінде 3320 биттік ALPI интерфейсі бар Microchip USB2.0 USB 8 трансивер чипі қолданылады. PHY-де 480Мб дейінгі жылдамдықты қолдайтын толық HS-USB физикалық фронты бар. PHY 1V қуатта жұмыс істейтін MIO Bank 501/1.8-ге қосылған. Usb0 перифериялық құрылғысы MIO арқылы қосылған PS-де қолданылады [28-39]. USB OTG интерфейсі ендірілген хост ретінде жұмыс істеуге теңшелген. USB OTG және USB құрылғысының режимдеріне қолдау көрсетілмейді.
Arty Z7 техникалық тұрғыдан «ендірілген хост» болып табылады, себебі ол жалпы мақсаттағы хост ретінде талап етілуі үшін VBUS-та қажетті 150 µF сыйымдылықты қамтамасыз етпейді. Arty Z7-ді 41 µF конденсаторымен C150 жүктеу арқылы USB-хосттың жалпы талаптарына сәйкес келетін етіп өзгертуге болады. ПХД-да ұсақ бөлшектерді дәнекерлеу тәжірибесі бар адамдар ғана бұл әрекетті орындауға тырысуы керек. Көптеген USB перифериялық құрылғылары C41 жүктемесіз өте жақсы жұмыс істейді. Arty Z7 қондырылған хост немесе жалпы мақсаттағы хост ретінде конфигурацияланғанына қарамастан, 500V VBUS желісінде 5 мА қамтамасыз ете алады. C41 жүктеу кез-келген USB құрылғысы хост портына қосылғанына қарамастан, USB портынан қуаттандырылған кезде Linux-ті жүктеу кезінде Arty Z7 қалпына келтіруге әкелуі мүмкін екенін ескеріңіз. Бұл C41 USB хост контроллері қосылып, VBUS қуат қосқышы (IC9) қосулы кезде пайда болатын ағынды токтан туындайды.

Егер сіздің дизайныңыз USB хост портын қолданса (ендірілген немесе жалпы мақсаттағы) болса, онда Arty Z7 батарея немесе қабырға адаптері арқылы қуат беруі керек (мысалы, Arty Z7 аксессуарлар жиынтығында).

Ethernet PHY

Arty Z7 Realtek RTL8211E-VL PHY желісін қосу үшін 10/100/1000 Ethernet портын жүзеге асыру үшін қолданады. PHY MIO Bank 501 (1.8V) мен интерфейстерді Zynq-7000 APSoC-ге RGMII арқылы және басқаруға арналған MDIO арқылы қосады. Көмекші үзіліс (INTB) және қалпына келтіру (PHYRSTB) сигналдары сәйкесінше MIO10 және MIO9 MIO түйреуіштеріне қосылады.

DIGILENT дамыту кеңесі Arty Z7 ReferenceEthernet PHY

(https://reference.digilentinc.com/_detail/reference/programmable-logic/arty-z7/arty-z7-eth.png?id=reference%3Aprogrammable-logic%3Aartyz7%3Areference-manual)

9.1-сурет. Ethernet PHY сигналдары

Қуаттанғаннан кейін, PHY 10/100/1000 сілтеме жылдамдығын және толық дуплексті жарнамалайтын Авто келіссөздер басталады. Егер Ethernet қолдайтын серіктес болса, PHY автоматты түрде онымен байланыс орнатады, тіпті Zynq теңшелмеген болса да.

RJ-45 коннекторының жанында екі күй индикаторының жарық диоды бар, олар трафикті (LD9) және жарамды байланыс күйін (LD8) көрсетеді. 9.1-кесте әдепкі әрекетті көрсетеді.

Функция Дизайнер Мемлекет Сипаттама
LINK LD8 Тұрақты қосулы 10/100/1000 сілтемесі
Жыпылықтайды 0.4s ON, 2s OFF Сілтеме, энергияны үнемдейтін Ethernet (EEE) режимі
ACT LD9 Жыпылықтап тұр Жіберу немесе қабылдау

Кесте 9.1. Ethernet күйінің жарық диоды.

Zynq екі тәуелсіз Gigabit Ethernet контроллерін қамтиды. Олар 10/100/1000 жартылай/толық дуплексті Ethernet MAC енгізеді. Осы екеуінің ішінде GEM 0 PHY қосылған MIO түйреуіштерімен салыстыруға болады. MIO банкі 1.8 В қуатымен жұмыс істейтіндіктен, RGMII интерфейсі 1.8V HSTL 1 класс драйверлерін қолданады. Бұл енгізу -шығару стандарты үшін 0.9 банкте 501В сыртқы анықтама берілген (PS_MIO_VREF). Дұрыс түйреуіштерді салыстыру және интерфейсті конфигурациялау Arty Z7 Zynq Presets арқылы жүзеге асады file, қол жетімді Arty Z7 ресурстық орталығы (https://reference.digilentinc.com/reference/programmable-logic/arty-z7/start).

PHY-дің әдепкі қуат беру конфигурациясы көптеген қосымшаларда жеткілікті болуы мүмкін болса да, MDIO шинасы басқару үшін қол жетімді. RTL8211E-VL-ге MDIO шинасында 5 00001-разрядты адрес тағайындалады. Қарапайым регистрдің оқу және жазу командаларының көмегімен күй туралы ақпаратты оқуға немесе конфигурацияны өзгертуге болады. Realtek PHY негізгі конфигурация үшін стандартты регистр картасын ұстанады.

RGMII спецификациясы қабылдау сигналдарын (RXD) және сигналдарды (RXD [0: 3], RXCTL және TXD [0: 3], TXCTL) салыстырмалы түрде кешіктіруді (RXC) шақырады және жібереді. Xilinx PCB нұсқаулары да осы кешігуді қосуды талап етеді. RTL8211E-VL тақта іздерін ұзағырақ жасау қажет болмас үшін TXC де, RXC де 2н кідірісті енгізе алады.

PHY дәл сол 50-ден басталады МГц () Zynq PS-ді бақылайтын осциллятор. Екі жүктің паразиттік сыйымдылығы бір көзден қозғалатындай төмен.

Ethernet желісінде әр түйінге ерекше MAC мекен-жайы қажет. Осы мақсатта фабрикада Quad-SPI жарқылының бір реттік бағдарламаланатын (OTP) аймағы 48 биттік жаһандық бірегей EUI-48/64 ™ үйлесімді идентификаторымен бағдарламаланған. OTP мекенжай ауқымы [0x20; 0x25] идентификаторды жібереді, байт реті бойынша ең төменгі адресте болады. Сілтемесін қараңыз Флэш-жады туралы мәліметтер кестесі (http://www.cypress.com/file/177966/download) OTP аймақтарына кіру туралы ақпарат алу үшін. Petalinux-ті қолданғанда, бұл автоматты түрде U-boot жүктеушісінде өңделеді және Linux жүйесі автоматты түрде осы бірегей MAC-мекен-жайды қолданатын етіп реттеледі.

Gigabit Ethernet MAC пайдалану туралы қосымша ақпаратты мына сілтемеден қараңыз Zynq техникалық анықтамалығы
( ug585-Zynq-7000-TRM [PDF]).

HDMI

Arty Z7 құрамында екі аралықсыз HDMI порты бар: бір көзі J11 порт (шығыс) және бір раковина порт J10 (кіріс). Екі портта да HDMI типі қолданылады - деректер мен сағат сигналдары тоқтатылған және тікелей Zynq PL-ге қосылған контейнерлер.

HDMI және DVI жүйелерінде Zynq PL пайдаланушы енгізу-шығару инфрақұрылымы тікелей қолдайтын бірдей TMDS сигнал беру стандарты қолданылады. Сондай-ақ, HDMI көздері DVI раковиналарымен артқа үйлесімді және керісінше. Осылайша, қарапайым пассивті адаптерлерді (электроника дүкендерінің көпшілігінде) DVI мониторын жүргізу немесе DVI кірісін қабылдау үшін пайдалануға болады. HDMI сыйымдылығы тек сандық сигналдарды қамтиды, сондықтан тек DVI-D режимі мүмкін.

19 істікшелі HDMI коннекторларына үш дифференциалды деректер арнасы, бір дифференциалды сағаттық арна бес кіреді GND () қосылымдар, бір сымды тұтынушылар электроникасын басқару (CEC) шинасы, I2C шинасы болып табылатын екі сымды дисплейлі деректер каналы (DDC) шинасы, Hot Plug Detect (HPD) сигналы, 5 м сигнал 50 мА дейін жеткізуге қабілетті , және бір қорғалған (RES) штыры. RES қоспағанда, барлық қуатсыз сигналдар Zynq PL-ге қосылады.

Pin/Signal J11 (дереккөз) J10 (раковина)
Сипаттама FPGA түйреуіш Сипаттама FPGA түйреуіш
D [2] _P, D [2] _N Мәліметтерді шығару J18, H18 Деректерді енгізу N20, P20
D [1] _P, D [1] _N Мәліметтерді шығару K19, J19 Деректерді енгізу T20, U20
D [0] _P, D [0] _N Мәліметтерді шығару K17, K18 Деректерді енгізу V20, W20
CLK_P, CLK_N Сағат шығысы L16, L17 Сағат енгізу N18, P19
ОСК Тұтынушылық электрониканы басқару екі бағытты (қосымша) G15 Тұтынушылық электрониканы басқару екі бағытты (қосымша) H17
SCL, SDA DDC екі бағытты (міндетті емес) M17, M18 DDC екі бағытты U14, U15
HPD / HPA Штепсельді анықтайтын кіріс (төңкерілген, қосымша) R19 Ыстық штепсельді бекіту T19

Кесте 10.1. HDMI пин сипаттамасы және тағайындау.

TMDS сигналдары

HDMI / DVI - бұл өтпелі минимизирленген дифференциалды сигнализацияны (TMDS) қолданатын жоғары жылдамдықты сандық бейне ағынының интерфейсі. HDMI порттарының кез-келгенін дұрыс пайдалану үшін стандартты үйлесімді таратқыш немесе қабылдағыш Zynq PL-де іске қосылуы керек. Іске асыру туралы мәліметтер осы нұсқаулық шеңберінен тыс. IP Core репозиторийіндегі видео-кітапхананы қарап шығыңыз Digilent GitHub (https://github.com/Digilent) пайдалануға дайын анықтамалық IP үшін.

Көмекші сигналдар

Раковина дайын болған кезде және оның бар екендігі туралы хабарлауды қалаған кезде, ол 5V0 қорапшасын HPD штырына қосады. Arty Z7-де бұл Hot Plug Assert сигналын жоғары жүргізу арқылы жасалады. Бұл DDC арнасының құлы Zynq PL-де іске қосылғаннан кейін және дисплей деректерін жіберуге дайын болғаннан кейін ғана жасалуы керек екенін ескеріңіз.

Display Data Channel немесе DDC - бұл дисплей (раковина) мен графикалық адаптер (қайнар көз) арасындағы байланысты қамтамасыз ететін протоколдар жиынтығы. DDC2B нұсқасы I2C-ге негізделген, шинаның көзі шинаның көзі және автобустың құлы раковина. Қайнар көзі HPD түйреуішінде жоғары деңгейді анықтаған кезде, DDC шинасының үстіндегі раковинадан бейне мүмкіндіктерін сұрайды. Ол раковинаның DVI немесе HDMI сыйымдылығын және қандай ажыратымдылықтарға қолдау көрсетілетінін анықтайды. Осыдан кейін ғана бейне беру басталады. Қосымша ақпарат алу үшін VESA E-DDC сипаттамаларын қараңыз.

Consumer Electronics Control немесе CEC - бұл басқару хабарламаларын әртүрлі өнімдер арасында HDMI тізбегінде таратуға мүмкіндік беретін қосымша хаттама. Әдеттегі пайдалану жағдайы - әмбебап пульттен DVR немесе спутниктік ресиверге шығарылатын басқару хабарламаларын жіберетін теледидар. Бұл Zynq PL пайдаланушы енгізу-шығару пиніне қосылған 3.3В деңгейіндегі бір сымды хаттама. Сымды ашық су ағызатын әдіспен басқаруға болады, бұл бірнеше құрылғыға ортақ ОСК сымын бөлісуге мүмкіндік береді. Қосымша ақпаратты ОСК-ның HDMI 1.3 немесе одан кейінгі техникалық сипаттамаларының қосымшасынан қараңыз.

Сағат көздері

Arty Z7 50 ұсынады МГц () PS ішкі жүйелерінің әрқайсысы үшін сағаттарды құру үшін қолданылатын Zynq PS_CLK кірісіне сағат. 50 МГц () кіріс процессорға максималды 650 жиілікте жұмыс істеуге мүмкіндік береді МГц () және DDR3 жады контроллері 525 МГц () (1050 Мбит / с) максимумында жұмыс істеу үшін. Arty Z7 Zynq алдын ала орнатады file сайтында қол жетімді Arty Z7 ресурстық орталығы (https://reference.digilentinc.com/reference/programmable-logic/arty-z7/start) Zynq-ті 50-мен жұмыс істеу үшін дұрыс конфигурациялау үшін Vivado жобасында Zynq Processing IP IP ядросына импорттауға болады МГц () кіріс сағаты.

PS-де PL-де іске асырылатын теңшелетін логиканы басқару үшін қолдануға болатын, әрқайсысының орны жиілігі бар төрт анықтамалық сағатты құруға қабілетті арнайы PLL бар. Сонымен қатар, Arty Z7 сыртқы 125 ұсынады МГц () PL-дің H16 пиніне тікелей сілтеме сағаты. Сыртқы сілтеме сағаты PL-ді PS-ге тәуелсіз толық пайдалануға мүмкіндік береді, бұл процессорды қажет етпейтін қарапайым қосымшалар үшін пайдалы болуы мүмкін.

Zynq-тің PL құрамына MMCM және PLL кіреді, оларды дәл жиіліктермен және фазалық байланыстармен сағаттарды құру үшін пайдалануға болады. Төрт PS кез келген немесе 125 МГц () сыртқы анықтамалық сағатты MMCM және PLL кірісі ретінде пайдалануға болады. Arty Z7-10 құрамына 2 MMCM және 2 PLL, ал Arty Z7-20 құрамына 4 MMCM және 4 PLL кіреді. Zynq PL сағаттық ресурстарының мүмкіндіктерін толық сипаттау үшін Xilinx сайтында қол жетімді «7 сериялы FPGAs Clocking ресурстарының пайдаланушы нұсқаулығын» қараңыз.

11.1-суретте Arty Z7-де қолданылатын тактілік сызба көрсетілген. Ethernet PHY-ден алынған анықтамалық сағат шығысы 125 ретінде пайдаланылатынын ескеріңіз МГц () осы мақсат үшін арнайы осцилляторды қосу құнын төмендету үшін PL-ге сілтеме сағаты. PHYRSTB сигналын төмендету арқылы Ethernet PHY (IC125) аппаратураны қалпына келтіру кезінде CLK1 ажыратылатынын есте сақтаңыз.DIGILENT Development Board Arty Z7 сағат көздері

(https://reference.digilentinc.com/_detail/reference/programmable-logic/arty-z7/arty-z7-clocking.png?id=reference%3Aprogrammable-logic%3Aartyz7%3Areference-manual)

11.1-сурет. Arty Z7 сағаты. 

Негізгі енгізу-шығару

Arty Z7 тақтасында 2 суретте көрсетілгендей екі үш түсті жарық диоды, 4 ажыратқыш, 4 батырма және 12.1 жеке жарық диодтары бар. Түймешіктер мен жылжытқыштар кездейсоқ қысқа тұйықталудың зақымдануын болдырмау үшін Zynq PL-ге тізбекті резисторлар арқылы қосылады (егер батырмаға немесе слайд қосқышына тағайындалған FPGA түйреуі абайсызда шығыс ретінде анықталса, қысқа тұйықталу пайда болуы мүмкін). Төрт батырма - «тыныштық» ажыратқыштар, олар қалыпты жағдайда тыныштықта аз шығуды, ал басқанда ғана жоғары шығуды тудырады. Слайд қосқыштары олардың орналасуына байланысты тұрақты жоғары немесе төмен кірістер жасайды.

DIGILENT Development Board Arty Z7 Reference Basic IO

(https://reference.digilentinc.com/_detail/reference/programmable-logic/arty-z7/arty-z7-gpio.png?id=reference%3Aprogrammable-logic%3Aarty-z7%3Areference-manual)

12.1-сурет. Arty Z7 GPIO ().

Төрт жеке жоғары тиімділік светодиодтары Zynq PL-ге 330 Ом резисторлар арқылы анодпен қосылады, сондықтан олар логикалық қуаты жоғары болған кезде қосылады.tage олардың тиісті енгізу -шығару түйреуішіне қолданылады. Пайдаланушы қол жеткізе алмайтын қосымша светодиодтар қосуды, PL бағдарламалау күйін, USB және Ethernet портының күйін көрсетеді.

Үш түсті жарықдиодтар

Arty Z7 тақтасында екі үш түсті жарық диоды бар. Әрбір үш түсті ЖАРЫҚ ДИОДТЫ ИНДИКАТОР () үш ішкі жарық диодының катодтарын басқаратын үш кіріс сигналы бар: біреуі қызыл, біреуі көк және біреуі жасыл. Осы түстердің біреуіне сәйкес келетін сигналды беру ішкі жарықтандырады Жарық диодты индикатор (). Кіріс сигналдарын Zynq PL транзистор арқылы басқарады, ол сигналдарды төңкереді. Сондықтан, үш түсті жарықтандыру үшін Жарық диодты индикатор (), сәйкес сигналдарды жоғары қозғау керек. Үш түсті ЖАРЫҚ ДИОДТЫ ИНДИКАТОР () қазіргі уақытта жарықтандырылып жатқан ішкі жарық диодтарының комбинациясына байланысты түс шығарады. Мысалыample, егер қызыл және көк сигналдар жоғары, ал жасыл төмен басқарылса, үш түсті ЖАРЫҚ ДИОДТЫ ИНДИКАТОР () күлгін түсті шығарады.

Digilent үш түсті жарықдиодты басқарған кезде импульстің ені модуляциясын (PWM) қолдануға кеңес береді. Кез келген кірісті «1» тұрақты логикасына келтіру нәтижесінде болады ЖАРЫҚ ДИОДТЫ ИНДИКАТОР () ыңғайсыз жарық деңгейінде жарықтандырылады. Мұны сіз үш түсті сигналдардың ешқайсысы 50% -дан артық жұмыс циклімен басқарылмайтындығына көз жеткізіп, болдырмауға болады. PWM-ді пайдалану сонымен қатар үш түсті жарықдиодтың бояғыштарын айтарлықтай кеңейтеді. Әр түстің жұмыс циклін 50% -дан 0% -ға дейін жеке-жеке реттеу әр түрлі қарқындылықта әр түрлі түстерді жарықтандыруға әкеліп соғады және кез-келген түсті көрсетуге мүмкіндік береді.

Моно дыбыс шығысы

Борттық аудио ұясы (J13) моно аудио шығуды қамтамасыз ететін Sallen-Key Butterworth Low-Pass 4-ші ретті сүзгісімен басқарылады. Төмен өтетін сүзгінің тізбегі 14.1 суретте көрсетілген. Сүзгінің кірісі (AUD_PWM) Zynq PL pin R18 -ге қосылған. Сандық кіріс әдетте FPGA шығаратын импульстік ені модуляцияланған (PWM) немесе импульстік тығыздық модуляцияланған (PDM) ашық ағызу сигналы болады. Сигналды '0' логикасы үшін төмендету керек, ал '1' логикасы үшін жоғары импеданс күйінде қалдыру керек. 3.3В таза аналогтық рельске арналған борттық тартқыш резистор тиісті көлемді орнатадыtage логика үшін '1'. Кірістегі төмен өту сүзгісі импульстік ені модуляцияланған цифрлық сигналды аналогтық кернеуге түрлендіру үшін қайта құру сүзгісі қызметін атқарады.tage аудио ұясының шығысындағы.

DIGILENT әзірлеу тақтасы Arty Z7 ReferenceMono аудио шығысы(https://reference.digilentinc.com/_detail/reference/programmable-logic/arty-z7/arty-z7-audio-sch.png?id=reference%3Aprogrammable-logic%3Aartyz7%3Areference-manual)

13.1-сурет. Аудио шығыс тізбегі.

Дыбысты өшіру сигналы (AUD_SD) аудио шығысын өшіру үшін қолданылады. Ол Zynq PL түйреуішіне қосылады T17. Аудио шығысын пайдалану үшін бұл сигнал логикалық деңгейге жетуі керек.

SK Butterworth Low-Pass сүзгісінің жиілік реакциясы 13.2 суретте көрсетілген. Схеманың айнымалы ток талдауы NI Multisim 12.0 көмегімен жүзеге асырылады.

DIGILENT Development Board Arty Z7 13.1-сурет. Аудио шығыс тізбегі.

(https://reference.digilentinc.com/_detail/reference/programmable-logic/arty-z7/arty-z7-audio-chart-nolabel.png?id=reference%3Aprogrammablelogic%3Aarty-z7%3Areference-manual)

13.2-сурет. Аудио шығыс жиілігіне жауап.

 Пульс-ен модуляциясы

Импульстік ені модуляцияланған сигнал (PWM)-бұл белгілі бір жиіліктегі импульстер тізбегі, әр импульстің басқа ені болуы мүмкін. Бұл цифрлық сигналды аналогты көлемді шығару үшін цифрлық толқын пішінін біріктіретін қарапайым төмен өту сүзгісі арқылы өткізуге боладыtage кейбір импульстің орташа импульстік еніне пропорционалды (аралық төмен өту сүзгісінің 3dВ кесу жиілігімен және импульстік жиілікте анықталады). Мысалыample, егер импульстар орташа импульстік кезеңнің 10% жоғары болса, онда интегратор Vdd vol 10% болатын аналогты мәнді шығарадыtagд. 13.1.1 -суретте PWM сигналы ретінде ұсынылған толқын формасы көрсетілген.

DIGILENT Development Board Arty Z7 ReferencePWM толқындық формасы

(https://reference.digilentinc.com/_detail/reference/programmable-logic/arty-z7/arty-z7-audio-pdm.png?id=reference%3Aprogrammable-logic%3Aartyz7%3Areference-manual)

13.1.1-сурет. PWM толқындық формасы.

PWM сигналы аналогты көлемді анықтау үшін біріктірілген болуы керекtagд. 3dB жиілігі төмен өту сүзгісі PWM жиілігінен кіші ретті болуы керек, сондықтан PWM жиілігіндегі сигнал энергиясы сигналдан сүзіледі. Мысалыample, егер дыбыстық сигнал 5 кГц жиілікке дейінгі ақпаратты қамтуы керек болса, онда PWM жиілігі кемінде 50 кГц (және одан да жақсы) болуы керек. Жалпы, аналогтық сигналдың сенімділігі тұрғысынан PWM жиілігі неғұрлым жоғары болса, соғұрлым жақсы. 13.1.2 -суретте шығыс көлемін шығаратын PWM интеграторының бейнесі көрсетілгенtagд импульстік пойызды біріктіру арқылы. Тұрақты күйдегі сүзгі шығыс сигналына назар аударыңыз ampVdd-ге ендік коэффициенті импульстің ені жұмыс циклімен бірдей (жұмыс циклы импульстік-терезе уақытына бөлінген импульсті жоғары уақыт ретінде анықталады).DIGILENT Development Board Arty Z7 сілтемесі 13.1.2-сурет. PWM

(https://reference.digilentinc.com/_detail/reference/programmable-logic/arty-z7/arty-z7-audio-pwm.png?id=reference%3Aprogrammable-logic%3Aartyz7%3Areference-manual)

Figure 13.1.2. PWM Output Voltage.

Дереккөздерді қалпына келтіру

Қуатты қалпына келтіру

Zynq PS сыртқы қосылымды қалпына келтіру сигналдарын қолдайды. Қуатты қалпына келтіру - бұл бүкіл чиптің негізгі қалпына келтірілуі. Бұл сигнал құрылғыдағы қалпына келтіруге болатын барлық регистрлерді қалпына келтіреді. Arty Z7 бұл сигналды барлық қуат көздері жарамды болғанша жүйені қалпына келтіру үшін TPS65400 қуат реттегішінің PGOOD сигналынан шығарады.

Бағдарламалық батырманы ауыстырып қосу

PROG деп аталатын PROG басу қосқышы Zynq PROG_B ауыстырады. Бұл PL қалпына келтіреді және DONE расталмауға әкеледі. ПЛ процессормен немесе J арқылы қайта бағдарламаланғанша конфигурацияланбаған күйінде қаладыTAG.

Процессордың ішкі жүйесін қалпына келтіру

SRST деп аталатын сыртқы жүйені қалпына келтіру Zynq құрылғысын күйін келтіру ортасын бұзбай қалпына келтіреді. Мысалыample, пайдаланушы орнатқан алдыңғы тоқтау нүктелері жүйені қалпына келтіргеннен кейін де жарамды болып қалады. Қауіпсіздікке байланысты жүйені қалпына келтіру PS жүйесіндегі барлық жад мазмұнын, соның ішінде OCM өшіреді. PL жүйені қалпына келтіру кезінде де жойылады. Жүйені қалпына келтіру жүктеу режимінің түйреуіштерінің қайта болуына әкелмейдіampЖарық диодты индикатор.

SRST батырмасы кез келген бекітілген қалқандарда ысыруды бастау үшін CK_RST сигналын ауыстырып қосады.

Pmod порттары

Pmod порттары - 2 × 6, тік бұрышты, стандартты 100 × 2 істікшелер тақырыптарымен түйісетін, 6 миллиметрлік аралықтағы әйел коннекторлар. Әрбір 12 істікшелі Pmod порты екі 3.3 В кернеуін қамтамасыз етеді VCC () сигналдар (6 және 12 түйреуіштер), екі Жер сигналдары (5 және 11 штифтер) және 15.1 суретте көрсетілгендей сегіз логикалық сигнал. The VCC () және жердегі түйреуіштер 1А токқа дейін жеткізе алады, бірақ борттық реттегіштердің немесе сыртқы қуат көздерінің кез-келген қуат бюджетінен асып кетпеуге тырысу керек («Қуат көздері» бөлімінде келтірілген 3.3 В рельсті токтың шектеулерін қараңыз). .DIGILENT Development Board Arty Z7 15-сурет. Аудио шығыс тізбегі.

(https://reference.digilentinc.com/_detail/reference/programmable-logic/arty-z7/arty-z7-pmod.png?id=reference%3Aprogrammable-logic%3Aartyz7%3Areference-manual)
15.1-сурет. Pmod портының диаграммасы

Digilent Pmod кеңейту коннекторларына қосыла алатын Pmod аксессуар тақталарының үлкен жиынтығын шығарады, олар A / D, D / A, мотор драйверлері, датчиктер және басқа функциялар сияқты дайын функцияларды қосады. Қараңыз www.digilentinc.com (http://www.digilentinc.com) қосымша ақпарат алу үшін.

Digilent FPGA тақталарында табылған әрбір Pmod порты төрт санаттың біріне жатады: стандартты, MIO қосылған, XADC немесе жоғары жылдамдықты. Arty Z7 екі Pmod портына ие, олардың екеуі де жоғары жылдамдықты типті. Келесі бөлім Pmod портының жоғары жылдамдықты түрін сипаттайды.

Жоғары жылдамдықты Пмодтар

Жоғары жылдамдықты Pmod-дарда максималды коммутация жылдамдығы үшін дифференциалдық жұпқа сәйкес келетін импеданс ретінде бағытталған деректер сигналдары бар. Оларда қосымша қорғаныс үшін резисторларды жүктеуге арналған алаңдар бар, бірақ Arty Z7 кемелері 0 Ом шунттары ретінде жүктелген. Резисторлар сериялары ажыратылған кезде, бұл Pmods қысқа тұйықталудан қорғаныс жасамайды, бірақ жылдамдықты ауыстыру жылдамдығын арттырады. Сигналдар сол қатардағы көршілес сигналдарға жұптастырылған: 1 және 2, 3 және 4, 7 және 8, 9 және 10.

Іздер 100 ом (+/- 10%) дифференциалды бағытталады.

Егер осы порттағы түйреуіштер бір жақты сигнал ретінде пайдаланылса, жұптасқан жұптар айқаспаны көрсете алады. Бұл алаңдаушылық туғызатын қосымшаларда сигналдардың біреуі жерге қосылуы керек (оны FPGA-дан төмен жүргізіңіз) және оның жұбын сигналмен аяқталған сигнал үшін қолданыңыз.

Жоғары жылдамдықты Пмодтарда қорғаныс резисторларының орнына 0 ом шунттары болатындықтан, оператор олар ешқандай шорт туғызбауы үшін сақтық шараларын қабылдауы керек.

Arduino / chipKIT қалқан қосқышы

Arty Z7 стандартты Arduino және chipKIT қалқандарына қосылып, кеңейтілген функционалдылықты қосуға болады. Arty Z7-ді жобалау кезінде оның Arduino және chipKIT қалқандарының көпшілігімен үйлесімділігіне көз жеткізу үшін ерекше назар аударылды. Қалқан коннекторында Zynq PL-ге Arty Z49-7-да және Arty Z20-26-да 7 жалпы мақсаттағы сандық енгізу-шығару үшін 10 түйреуіш бар. FPGA икемділігінің арқасында бұл түйреуіштерді сандық оқу / жазу, SPI қосылыстары, UART қосылыстары, I2C қосылымдары және PWM сияқты кез келген нәрсеге қолдануға болады. Осы түйреуіштердің алтауы (AN0-AN5 деп белгіленген) 0V - 3.3V кіріс диапазоны бар бір жақты аналогтық кірістер ретінде, ал тағы алты (AN6-11 деп белгіленген) дифференциалды аналогтық кірістер ретінде қолданыла алады.

Ескерту: Arty Z7 5В сандық немесе аналогтық сигналдар шығаратын қалқандармен үйлесімді емес. Arty Z7 қалқан коннекторындағы 5В-тан жоғары қозғалатын түйреуіштер Zynq-ке зақым келтіруі мүмкін.

DIGILENT дамыту тақтасы Arty Z7 қалқан қосқышы

(https://reference.digilentinc.com/_media/reference/programmable-logic/arty-z7/arty-z7-shield.png)

16.1-сурет. Қалқанның түйреуіш диаграммасы.

PIN аты Қалқан функциясы Arty Z7 қосылымы
IO0IO13 Жалпы мақсаттағы енгізу-шығару түйреуіштері «Shield Digital I / O» бөлімін қараңыз.
IO26IO41, A (IO42) Arty Z7-20 Жалпы мақсаттағы енгізу-шығару түйреуіштері «Shield Digital I / O» бөлімін қараңыз.
SCL I2C сағаты «Shield Digital I / O» бөлімін қараңыз.
SDA I2C деректері «Shield Digital I / O» бөлімін қараңыз.
SCLK () SPI сағаты «Shield Digital I / O» бөлімін қараңыз.
MOSI () SPI деректері жоқ «Shield Digital I / O» бөлімін қараңыз.
MISO () SPI деректері «Shield Digital I / O» бөлімін қараңыз.
SS SPI Slave таңдаңыз «Shield Digital I / O» бөлімін қараңыз.
A0A5 Бір жақты аналогтық енгізу «Shield Analog I / O» бөлімін қараңыз.
A6A11 Аналогты дифференциалды енгізу «Shield Analog I / O» бөлімін қараңыз.

 

PIN аты Қалқан функциясы Arty Z7 қосылымы
V_P, V_N Бөлінген дифференциалды аналогтық енгізу «Shield Analog I / O» бөлімін қараңыз.
XGND XADC аналогтық жері Zynq (VREFN) жүйесінде жердегі XADC сілтемесін жүргізу үшін пайдаланылатын желіге қосылған
XVREF XADC аналогтық томыtage Сілтеме 1.25 В, 25мА рельске XADC көлемін жүргізуге арналғанtagZynq туралы анықтама (VREFP)
 Жоқ Қосылмаған Қосылмаған
ИОРЕФ Сандық енгізу -шығару тtage сілтеме Arty Z7 3.3V электр рельсіне қосылған («Қуат көздері» бөлімін қараңыз)
RST Қалқанға қалпына келтіру Zynq-тің қызыл «SRST» батырмасына және MIO пин-12-ге қосылған. JP1 қысқа болған кезде, ол сонымен қатар FTDI USB-UART көпірінің DTR сигналына қосылады.
3V3 3.3В электр рельсі Arty Z7 3.3V электр рельсіне қосылған («Қуат көздері» бөлімін қараңыз)
5V0 5.0В электр рельсі Arty Z7 5.0V электр рельсіне қосылған («Қуат көздері» бөлімін қараңыз)
GND (), G Жер Arty Z7 жер үсті жазықтығына қосылған
VIN Қуат кірісі Сыртқы қуат көзінің қосқышымен (J18) параллель қосылған.

 Кесте 16.1. Қалқанның сипаттамалары.

Shield Digital I / O

Zynq PL-ге тікелей қосылған түйреуіштер жалпы мақсаттағы кіріс немесе шығыс ретінде қолданыла алады. Бұл түйреуіштерге I2C, SPI және жалпы мақсаттағы енгізу-шығару түйреуіштері кіреді. Кездейсоқ қысқа тұйықталудан (AN200-AN5 сигналдарын қоспағанда, сериялы резисторлары жоқ AN0-AN6 сигналдарын қоспағанда) FPGA мен цифрлық енгізу-шығару түйреуіштері арасында 12 Ом сериялы резисторлар бар. 100 Ом сериялы резисторлар). Абсолюттік максималды және ұсынылған жұмыс көлеміtagбұл түйреуіштер үшін төмендегі кестеде көрсетілген.

IO26-IO41 және A (IO42) үшін Arty Z7-10 қол жетімді емес. Сондай-ақ, AN0-AN5 Arty Z7-10-да Digital I / O ретінде пайдалануға болмайды. Бұл Zynq-7010-дағы Zynq-7020-да азырақ енгізу-шығару түйреуіштерінің аз болуына байланысты.

Абсолюттік минималды көлемtage Ұсынылатын минималды жұмыс көлеміtage Ұсынылатын максималды жұмыс көлеміtage Абсолюттік максималды көлемtage
Қуатталған -0.4 В -0.2 В 3.4 В 3.75 В
Қолжетімді емес -0.4 В Жоқ Жоқ 0.55 В

16.1.1 -кесте. Shield Digital Voltages.Zynq PL -ге қосылған түйреуіштердің электрлік сипаттамалары туралы қосымша ақпаратты мына жерден қараңыз Zynq-7000 деректер кестесі
(ds187-XC7Z010-XC7Z020-Data-Sheet) Xilinx бастап.

Shield Analog I / O

A0-A11 және V_P/V_N деп белгіленген түйреуіштер Zynq XADC модуліне аналогтық кірістер ретінде қолданылады. Zynq кірістері 0-1 В аралығында болады деп күтеді, A0-A5 деп белгіленген түйреуіштерде біз кіріс көлемін азайту үшін сыртқы тізбекті қолданамыз.tage 3.3 В бастап. Бұл схема 16.2.1 -суретте көрсетілген. Бұл схема XADC модуліне кез келген көлемді дәл өлшеуге мүмкіндік бередіtage 0V мен 3.3V аралығында (Arty Z7 -ге қатысты GND ()) бұл кез келген түйреуішке қолданылады. Егер сіз A0-A5 деп белгіленген түйреуіштерді цифрлық кіріс немесе шығыс ретінде пайдаланғыңыз келсе, олар Arty Z16.2.1-7-да резисторды бөлгіш тізбегіне дейін (20-суретте көрсетілген) тікелей Zynq PL-ге қосылады. Бұл қосымша байланыс Arty Z7-10-да жасалмаған, сондықтан осы сигналдарды тек сол нұсқадағы аналогтық кіріс ретінде пайдалануға болады.

DIGILENT Development Board Arty Z7 16-сурет

(https://reference.digilentinc.com/_media/reference/programmable-logic/arty-z7/arty-z7-shield-an.png)

16.2.1-сурет. Бір жақты аналогтық кірістер.

The pins labeled A6-A11 are connected directly to 3 pairs of analog capable pins on the Zynq PL via an anti-aliasing filter. This circuit is shown in Figure 16.2.2. These pairs of pins can be used as differential analog inputs with a voltag0-1В арасындағы айырмашылық. Жұп сандар жұптың оң түйреуіштерімен, ал тақ сандар теріс түйреуіштермен қосылады (сондықтан A6 мен A7 аналогты кіріс жұбын құрайды, А6 - оң, А7 - теріс). Назар аударыңыз, конденсаторға арналған жастықтар бар болса да, олар бұл түйреуіштер үшін жүктелмеген. FPGA-ның аналогы бар түйреуіштерді қалыпты цифрлық FPGA түйреуіштері сияқты қолдануға болатындықтан, бұл түйреуіштерді сандық енгізу-шығару үшін де қолдануға болады.

V_P және V_N деп белгіленген түйреуіштер FPGA VP_0 және VN_0 арнайы аналогтық кірістеріне қосылған. Бұл жұп түйреуіштерді дыбыс дифференциалды аналогтық кіріс ретінде де қолдануға боладыtage 0-1V аралығында, бірақ оларды сандық енгізу-шығару ретінде қолдану мүмкін емес. Осы жұп түйреуіштер үшін 16.2.2 -суретте көрсетілген тізбектегі конденсатор Arty Z7 -ге жүктеледі.

DIGILENT Development Board Arty Z7 116-сурет

(https://reference.digilentinc.com/_media/reference/programmable-logic/arty-z7/arty-z7-shield-diff-an.png)

16.2.2-сурет. Дифференциалды аналогтық кірістер.

Zynq ішіндегі XADC ядросы-12 канондық жүйеде жұмыс істеуге қабілетті қос каналды 1 биттік аналогты-цифрлық түрлендіргіш. Кез келген арнаны қалқан түйреуіштеріне қосылған кез келген аналогтық кірістер басқара алады. XADC ядросы Dynamic Reconfiguration Port (DRP) арқылы пайдаланушы дизайнынан басқарылады және оған қол жеткізіледі. DRP сонымен қатар томға қол жеткізуді қамтамасыз етедіtagFPGA -ның әрбір рельстерінде бар электронды мониторлар және FPGA ішкі температура сенсоры. XADC ядросын пайдалану туралы қосымша ақпарат алу үшін Xilinx «7 сериялы FPGA және Zynq-7000 барлық бағдарламаланатын SoC XADC қос 12 разрядты 1 MSPS аналогты-цифрлық түрлендіргіші» құжатын қараңыз. XADC ядросына PS көмегімен тікелей «PS-XADC» интерфейсі арқылы кіруге болады. Бұл интерфейс 30 -тарауда толық сипатталған Zynq
Техникалық анықтамалық нұсқаулық ( ug585-Zynq-7000-TRM [PDF]). rm (https://reference.digilentinc.com/tag/rm?do=showtag&tag=rm), құжат (https://reference.digilentinc.com/tag/doc?do=showtag&tag=doc), arty-z7
(https://reference.digilentinc.com/tag/arty-z7?do=showtag&tag=arty-z7)

Біздің ақпараттық бюллетеньге жазылыңыз

Аты
Фамилия
Электрондық поштаның адресі
Біздің серіктестер
Ксилинск университеті
Бағдарлама
(https://store.digilentinc.com/partneuniversity-program/)
Технологиялық серіктестер
(https://store.digilentinc.com/technolpartners/)
Дистрибьюторлар
(https://store.digilentinc.com/ourdistributors/)
Техникалық көмек
Форум
(https://forum.digilentinc.com)
Анықтама вики
(https://reference.digilentinc.com)
Бізбен хабарласыңы
(https://store.digilentinc.com/contactus/)
Тұтынушы ақпараты(https://youtube.com/user/digilentinc)
ЖИІ ҚОЙЫЛАТЫН СҰРАҚТАР(https://resource.digilentinc.com/verify)
Дүкен туралы ақпарат
(https://store.digilentinc.com/store-info/)
Компания туралы ақпарат

Біз туралы
(https://store.digilentinc.com/pageid=26)
Жеткізу және қайтару
(https://store.digilentinc.com/returns/)
Заңды
https://store.digilentinc.com/
Жұмыс орындары
https://store.digilentinc.com/
Тағылымдамалар
https://store.digilentinc.com/

 

facebook

(https://www.facebook.com/Digilent)

twitter

 (https://twitter.com/digilentinc)

you tube

https://www.youtube.com/user/DigilentInc)

инсtagЖедел Жадтау Құрылғысы

(https://instagram.com/digilentinc)

github

https://github.com/digilent)

reddit

(https://www.reddit.com/r/digilent)

linkedin

https://www.linkedin.com/company/1454013)

flickr

(https://www.flickr.com/photos/127815101@N07)

Құжаттар / Ресурстар

DIGILENT дамыту кеңесі Arty Z7 [pdf] Пайдаланушы нұсқаулығы
Arty Z7 дамыту кеңесі

Анықтамалар

Пікір қалдырыңыз

Электрондық пошта мекенжайыңыз жарияланбайды. Міндетті өрістер белгіленген *